Lines Matching refs:BASE
39 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 512
40 ; MIPS32-AE: ld.b [[R1:\$w[0-9]+]], 0([[BASE]])
42 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 512
43 ; MIPS32-AE: st.b [[R1]], 0([[BASE]])
57 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
58 ; MIPS32-AE: ld.b [[R1:\$w[0-9]+]], 0([[BASE]])
61 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
62 ; MIPS32-AE: st.b [[R1]], 0([[BASE]])
76 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
77 ; MIPS32-AE: ld.b [[R1:\$w[0-9]+]], 0([[BASE]])
80 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
81 ; MIPS32-AE: st.b [[R1]], 0([[BASE]])
110 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1
111 ; MIPS32-AE: ld.h [[R1:\$w[0-9]+]], 0([[BASE]])
113 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1
114 ; MIPS32-AE: st.h [[R1]], 0([[BASE]])
142 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1024
143 ; MIPS32-AE: ld.h [[R1:\$w[0-9]+]], 0([[BASE]])
145 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1024
146 ; MIPS32-AE: st.h [[R1]], 0([[BASE]])
160 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
161 ; MIPS32-AE: ld.h [[R1:\$w[0-9]+]], 0([[BASE]])
164 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
165 ; MIPS32-AE: st.h [[R1]], 0([[BASE]])
179 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
180 ; MIPS32-AE: ld.h [[R1:\$w[0-9]+]], 0([[BASE]])
183 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
184 ; MIPS32-AE: st.h [[R1]], 0([[BASE]])
213 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1
214 ; MIPS32-AE: ld.w [[R1:\$w[0-9]+]], 0([[BASE]])
216 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1
217 ; MIPS32-AE: st.w [[R1]], 0([[BASE]])
245 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 2048
246 ; MIPS32-AE: ld.w [[R1:\$w[0-9]+]], 0([[BASE]])
248 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 2048
249 ; MIPS32-AE: st.w [[R1]], 0([[BASE]])
263 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
264 ; MIPS32-AE: ld.w [[R1:\$w[0-9]+]], 0([[BASE]])
267 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
268 ; MIPS32-AE: st.w [[R1]], 0([[BASE]])
282 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
283 ; MIPS32-AE: ld.w [[R1:\$w[0-9]+]], 0([[BASE]])
286 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
287 ; MIPS32-AE: st.w [[R1]], 0([[BASE]])
316 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1
317 ; MIPS32-AE: ld.d [[R1:\$w[0-9]+]], 0([[BASE]])
319 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 1
320 ; MIPS32-AE: st.d [[R1]], 0([[BASE]])
348 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 4096
349 ; MIPS32-AE: ld.d [[R1:\$w[0-9]+]], 0([[BASE]])
351 ; MIPS32-AE: addiu [[BASE:\$([0-9]+|gp)]], $sp, 4096
352 ; MIPS32-AE: st.d [[R1]], 0([[BASE]])
366 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
367 ; MIPS32-AE: ld.d [[R1:\$w[0-9]+]], 0([[BASE]])
370 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
371 ; MIPS32-AE: st.d [[R1]], 0([[BASE]])
385 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
386 ; MIPS32-AE: ld.d [[R1:\$w[0-9]+]], 0([[BASE]])
389 ; MIPS32-AE: addu [[BASE:\$([0-9]+|gp)]], $sp, [[R2]]
390 ; MIPS32-AE: st.d [[R1]], 0([[BASE]])