Lines Matching refs:tmp5
10 %tmp5 = mul <8 x i16> %tmp3, %tmp4
11 ret <8 x i16> %tmp5
21 %tmp5 = mul <4 x i32> %tmp3, %tmp4
22 ret <4 x i32> %tmp5
32 %tmp5 = mul <2 x i64> %tmp3, %tmp4
33 ret <2 x i64> %tmp5
43 %tmp5 = mul <8 x i16> %tmp3, %tmp4
44 ret <8 x i16> %tmp5
54 %tmp5 = mul <4 x i32> %tmp3, %tmp4
55 ret <4 x i32> %tmp5
65 %tmp5 = mul <2 x i64> %tmp3, %tmp4
66 ret <2 x i64> %tmp5
76 %tmp5 = sext <8 x i8> %tmp3 to <8 x i16>
77 %tmp6 = mul <8 x i16> %tmp4, %tmp5
89 %tmp5 = sext <4 x i16> %tmp3 to <4 x i32>
90 %tmp6 = mul <4 x i32> %tmp4, %tmp5
102 %tmp5 = sext <2 x i32> %tmp3 to <2 x i64>
103 %tmp6 = mul <2 x i64> %tmp4, %tmp5
115 %tmp5 = zext <8 x i8> %tmp3 to <8 x i16>
116 %tmp6 = mul <8 x i16> %tmp4, %tmp5
128 %tmp5 = zext <4 x i16> %tmp3 to <4 x i32>
129 %tmp6 = mul <4 x i32> %tmp4, %tmp5
141 %tmp5 = zext <2 x i32> %tmp3 to <2 x i64>
142 %tmp6 = mul <2 x i64> %tmp4, %tmp5
154 %tmp5 = sext <8 x i8> %tmp3 to <8 x i16>
155 %tmp6 = mul <8 x i16> %tmp4, %tmp5
167 %tmp5 = sext <4 x i16> %tmp3 to <4 x i32>
168 %tmp6 = mul <4 x i32> %tmp4, %tmp5
180 %tmp5 = sext <2 x i32> %tmp3 to <2 x i64>
181 %tmp6 = mul <2 x i64> %tmp4, %tmp5
193 %tmp5 = zext <8 x i8> %tmp3 to <8 x i16>
194 %tmp6 = mul <8 x i16> %tmp4, %tmp5
206 %tmp5 = zext <4 x i16> %tmp3 to <4 x i32>
207 %tmp6 = mul <4 x i32> %tmp4, %tmp5
219 %tmp5 = zext <2 x i32> %tmp3 to <2 x i64>
220 %tmp6 = mul <2 x i64> %tmp4, %tmp5