Lines Matching refs:vqrshrn
273 vqrshrn.s32 d2,q10,#shift_stage1_idct @// r0 = (a0 + b0 + rnd) >> 7(shift_stage1_idct)
274 vqrshrn.s32 d15,q3,#shift_stage1_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
275 vqrshrn.s32 d3,q12,#shift_stage1_idct @// r2 = (a2 + b2 + rnd) >> 7(shift_stage1_idct)
276 vqrshrn.s32 d14,q11,#shift_stage1_idct @// r5 = (a2 - b2 + rnd) >> 7(shift_stage1_idct)
277 vqrshrn.s32 d6,q14,#shift_stage1_idct @// r1 = (a1 + b1 + rnd) >> 7(shift_stage1_idct)
278 vqrshrn.s32 d11,q9,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
279 vqrshrn.s32 d7,q13,#shift_stage1_idct @// r3 = (a3 + b3 + rnd) >> 7(shift_stage1_idct)
280 vqrshrn.s32 d10,q15,#shift_stage1_idct @// r4 = (a3 - b3 + rnd) >> 7(shift_stage1_idct)
341 vqrshrn.s32 d2,q10,#shift_stage1_idct @// r0 = (a0 + b0 + rnd) >> 7(shift_stage1_idct)
342 vqrshrn.s32 d15,q3,#shift_stage1_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
343 vqrshrn.s32 d3,q12,#shift_stage1_idct @// r2 = (a2 + b2 + rnd) >> 7(shift_stage1_idct)
344 vqrshrn.s32 d14,q11,#shift_stage1_idct @// r5 = (a2 - b2 + rnd) >> 7(shift_stage1_idct)
345 vqrshrn.s32 d6,q14,#shift_stage1_idct @// r1 = (a1 + b1 + rnd) >> 7(shift_stage1_idct)
346 vqrshrn.s32 d11,q9,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
347 vqrshrn.s32 d7,q13,#shift_stage1_idct @// r3 = (a3 + b3 + rnd) >> 7(shift_stage1_idct)
348 vqrshrn.s32 d10,q15,#shift_stage1_idct @// r4 = (a3 - b3 + rnd) >> 7(shift_stage1_idct)
406 vqrshrn.s32 d4,q10,#shift_stage1_idct @// r0 = (a0 + b0 + rnd) >> 7(shift_stage1_idct)
407 vqrshrn.s32 d17,q4,#shift_stage1_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
408 vqrshrn.s32 d5,q12,#shift_stage1_idct @// r2 = (a2 + b2 + rnd) >> 7(shift_stage1_idct)
409 vqrshrn.s32 d16,q11,#shift_stage1_idct @// r5 = (a2 - b2 + rnd) >> 7(shift_stage1_idct)
410 vqrshrn.s32 d8,q14,#shift_stage1_idct @// r1 = (a1 + b1 + rnd) >> 7(shift_stage1_idct)
411 vqrshrn.s32 d13,q9,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
412 vqrshrn.s32 d9,q13,#shift_stage1_idct @// r3 = (a3 + b3 + rnd) >> 7(shift_stage1_idct)
413 vqrshrn.s32 d12,q15,#shift_stage1_idct @// r4 = (a3 - b3 + rnd) >> 7(shift_stage1_idct)
468 vqrshrn.s32 d5,q4,#shift_stage2_idct
469 vqrshrn.s32 d2,q1,#shift_stage2_idct
470 vqrshrn.s32 d9,q3,#shift_stage2_idct
471 vqrshrn.s32 d6,q12,#shift_stage2_idct
484 vqrshrn.s32 d4,q15,#shift_stage2_idct
485 vqrshrn.s32 d7,q12,#shift_stage2_idct
486 vqrshrn.s32 d3,q14,#shift_stage2_idct
487 vqrshrn.s32 d8,q11,#shift_stage2_idct
555 vqrshrn.s32 d10,q0,#shift_stage2_idct
556 vqrshrn.s32 d17,q12,#shift_stage2_idct
557 vqrshrn.s32 d13,q6,#shift_stage2_idct
558 vqrshrn.s32 d14,q7,#shift_stage2_idct
576 vqrshrn.s32 d12,q0,#shift_stage2_idct
580 vqrshrn.s32 d15,q12,#shift_stage2_idct
586 vqrshrn.s32 d11,q14,#shift_stage2_idct
592 vqrshrn.s32 d16,q13,#shift_stage2_idct
695 vqrshrn.s32 d5,q4,#shift_stage2_idct
696 vqrshrn.s32 d2,q1,#shift_stage2_idct
697 vqrshrn.s32 d9,q3,#shift_stage2_idct
698 vqrshrn.s32 d6,q12,#shift_stage2_idct
711 vqrshrn.s32 d4,q15,#shift_stage2_idct
712 vqrshrn.s32 d7,q12,#shift_stage2_idct
713 vqrshrn.s32 d3,q14,#shift_stage2_idct
714 vqrshrn.s32 d8,q11,#shift_stage2_idct
790 vqrshrn.s32 d10,q0,#shift_stage2_idct
791 vqrshrn.s32 d17,q12,#shift_stage2_idct
792 vqrshrn.s32 d13,q6,#shift_stage2_idct
793 vqrshrn.s32 d14,q7,#shift_stage2_idct
811 vqrshrn.s32 d12,q0,#shift_stage2_idct
815 vqrshrn.s32 d15,q12,#shift_stage2_idct
821 vqrshrn.s32 d11,q14,#shift_stage2_idct
827 vqrshrn.s32 d16,q13,#shift_stage2_idct