• Home
  • Raw
  • Download

Lines Matching refs:T0

37   ; M2:         mflo    $[[T0:[0-9]+]]
38 ; M2: sll $[[T0]], $[[T0]], 31
39 ; M2: sra $2, $[[T0]], 31
41 ; 32R1-R5: mul $[[T0:[0-9]+]], $4, $5
42 ; 32R1-R5: sll $[[T0]], $[[T0]], 31
43 ; 32R1-R5: sra $2, $[[T0]], 31
45 ; 32R6: mul $[[T0:[0-9]+]], $4, $5
46 ; 32R6: sll $[[T0]], $[[T0]], 31
47 ; 32R6: sra $2, $[[T0]], 31
50 ; M4: mflo $[[T0:[0-9]+]]
51 ; M4: sll $[[T0]], $[[T0]], 31
52 ; M4: sra $2, $[[T0]], 31
54 ; 64R1-R5: mul $[[T0:[0-9]+]], $4, $5
55 ; 64R1-R5: sll $[[T0]], $[[T0]], 31
56 ; 64R1-R5: sra $2, $[[T0]], 31
58 ; 64R6: mul $[[T0:[0-9]+]], $4, $5
59 ; 64R6: sll $[[T0]], $[[T0]], 31
60 ; 64R6: sra $2, $[[T0]], 31
62 ; MM32: mul $[[T0:[0-9]+]], $4, $5
63 ; MM32: sll $[[T0]], $[[T0]], 31
64 ; MM32: sra $2, $[[T0]], 31
75 ; M2: mflo $[[T0:[0-9]+]]
76 ; M2: sll $[[T0]], $[[T0]], 24
77 ; M2: sra $2, $[[T0]], 24
79 ; 32R1: mul $[[T0:[0-9]+]], $4, $5
80 ; 32R1: sll $[[T0]], $[[T0]], 24
81 ; 32R1: sra $2, $[[T0]], 24
83 ; 32R2-R5: mul $[[T0:[0-9]+]], $4, $5
84 ; 32R2-R5: seb $2, $[[T0]]
86 ; 32R6: mul $[[T0:[0-9]+]], $4, $5
87 ; 32R6: seb $2, $[[T0]]
90 ; M4: mflo $[[T0:[0-9]+]]
91 ; M4: sll $[[T0]], $[[T0]], 24
92 ; M4: sra $2, $[[T0]], 24
94 ; 64R1: mul $[[T0:[0-9]+]], $4, $5
95 ; 64R1: sll $[[T0]], $[[T0]], 24
96 ; 64R1: sra $2, $[[T0]], 24
98 ; 64R2: mul $[[T0:[0-9]+]], $4, $5
99 ; 64R2: seb $2, $[[T0]]
101 ; 64R6: mul $[[T0:[0-9]+]], $4, $5
102 ; 64R6: seb $2, $[[T0]]
104 ; MM32: mul $[[T0:[0-9]+]], $4, $5
105 ; MM32: seb $2, $[[T0]]
116 ; M2: mflo $[[T0:[0-9]+]]
117 ; M2: sll $[[T0]], $[[T0]], 16
118 ; M2: sra $2, $[[T0]], 16
120 ; 32R1: mul $[[T0:[0-9]+]], $4, $5
121 ; 32R1: sll $[[T0]], $[[T0]], 16
122 ; 32R1: sra $2, $[[T0]], 16
124 ; 32R2-R5: mul $[[T0:[0-9]+]], $4, $5
125 ; 32R2-R5: seh $2, $[[T0]]
127 ; 32R6: mul $[[T0:[0-9]+]], $4, $5
128 ; 32R6: seh $2, $[[T0]]
131 ; M4: mflo $[[T0:[0-9]+]]
132 ; M4: sll $[[T0]], $[[T0]], 16
133 ; M4: sra $2, $[[T0]], 16
135 ; 64R1: mul $[[T0:[0-9]+]], $4, $5
136 ; 64R1: sll $[[T0]], $[[T0]], 16
137 ; 64R1: sra $2, $[[T0]], 16
139 ; 64R2: mul $[[T0:[0-9]+]], $4, $5
140 ; 64R2: seh $2, $[[T0]]
142 ; 64R6: mul $[[T0:[0-9]+]], $4, $5
143 ; 64R6: seh $2, $[[T0]]
145 ; MM32: mul $[[T0:[0-9]+]], $4, $5
146 ; MM32: seh $2, $[[T0]]
176 ; M2: mflo $[[T0:[0-9]+]]
183 ; M2: addu $2, $[[T2]], $[[T0]]
187 ; 32R1-R5: mfhi $[[T0:[0-9]+]]
190 ; 32R1-R5: addu $[[T0]], $[[T0]], $[[T2:[0-9]+]]
191 ; 32R1-R5: addu $2, $[[T0]], $[[T1]]
194 ; 32R6-DAG: mul $[[T0:[0-9]+]], $4, $7
198 ; 32R6: addu $2, $[[T1]], $[[T0]]
208 ; MM32R3: multu $[[T0:[0-9]+]], $7
212 ; MM32R3: mul $[[T0]], $[[T0]], $6
213 ; MM32R3: addu16 $[[T2]], $[[T2]], $[[T0]]
216 ; MM32R6: mul $[[T0:[0-9]+]], $5, $7
234 ; GP64-NOT-R6: mflo $[[T0:[0-9]+]]
241 ; GP64-NOT-R6: daddu $2, $[[T3:[0-9]+]], $[[T0]]
244 ; 64R6-DAG: dmul $[[T0:[0-9]+]], $4, $7
248 ; 64R6: daddu $2, $[[T1]], $[[T0]]