Searched refs:EXP_IEEE (Results 1 – 7 of 7) sorted by relevance
/external/llvm/test/CodeGen/AMDGPU/ |
D | llvm.exp2.ll | 7 ;EG: EXP_IEEE 8 ;CM-DAG: EXP_IEEE T{{[0-9]+\.[XYZW]}} (MASKED) 9 ;CM-DAG: EXP_IEEE T{{[0-9]+\.[XYZW]}} (MASKED) 10 ;CM-DAG: EXP_IEEE T{{[0-9]+\.[XYZW]}} (MASKED) 11 ;CM-DAG: EXP_IEEE T{{[0-9]+\.[XYZW]}} 22 ;EG: EXP_IEEE 23 ;EG: EXP_IEEE 26 ;CM-DAG: EXP_IEEE T{{[0-9]+\.[XYZW]}} (MASKED) 27 ;CM-DAG: EXP_IEEE T{{[0-9]+\.[XYZW]}} (MASKED) 28 ;CM-DAG: EXP_IEEE T{{[0-9]+\.[XYZW]}} (MASKED) [all …]
|
D | input-mods.ll | 5 ;EG: EXP_IEEE * 7 ;CM: EXP_IEEE T{{[0-9]+}}.X, -|T{{[0-9]+}}.X| 8 ;CM: EXP_IEEE T{{[0-9]+}}.Y (MASKED), -|T{{[0-9]+}}.X| 9 ;CM: EXP_IEEE T{{[0-9]+}}.Z (MASKED), -|T{{[0-9]+}}.X| 10 ;CM: EXP_IEEE * T{{[0-9]+}}.W (MASKED), -|T{{[0-9]+}}.X|
|
D | llvm.pow.ll | 6 ;CHECK-NEXT: EXP_IEEE * T{{[0-9]+\.[XYZW], PV\.[XYZW]}}, 22 ;CHECK-NEXT: EXP_IEEE * T{{[0-9]+\.[XYZW], PV\.[XYZW]}}, 23 ;CHECK-NEXT: EXP_IEEE * T{{[0-9]+\.[XYZW], PV\.[XYZW]}}, 28 ;CHECK-NEXT: EXP_IEEE * T{{[0-9]+\.[XYZW], PV\.[XYZW]}}, 29 ;CHECK-NEXT: EXP_IEEE * T{{[0-9]+\.[XYZW], PV\.[XYZW]}},
|
/external/mesa3d/src/gallium/drivers/freedreno/a2xx/ |
D | instr-a2xx.h | 54 EXP_IEEE = 14, enumerator
|
D | fd2_compiler.c | 728 alu = ir2_instr_create_alu(next_exec_cf(ctx), ~0, EXP_IEEE); in translate_pow() 1077 instr = ir2_instr_create_alu(cf, ~0, EXP_IEEE); in translate_instruction()
|
D | disasm-a2xx.c | 175 INSTR(EXP_IEEE, 1),
|
/external/llvm/lib/Target/AMDGPU/ |
D | R600Instructions.td | 1033 inst, "EXP_IEEE", fexp2
|