/external/swiftshader/third_party/LLVM/lib/Target/ARM/ |
D | ARMISelLowering.h | 157 VREV16, // reverse elements within 16-bit halfwords enumerator
|
D | ARMISelLowering.cpp | 907 case ARMISD::VREV16: return "ARMISD::VREV16"; in getTargetNodeName() 4276 return DAG.getNode(ARMISD::VREV16, dl, VT, OpLHS); in GeneratePerfectShuffle() 4371 return DAG.getNode(ARMISD::VREV16, dl, VT, V1); in LowerVECTOR_SHUFFLE()
|
D | ARMInstrNEON.td | 133 def NEONvrev16 : SDNode<"ARMISD::VREV16", SDTARMVSHUF>; 4725 // VREV16 : Vector Reverse elements within 16-bit halfwords
|
/external/arm-neon-tests/ |
D | ref-rvct-neon.txt | 3371 VREV16 output: 3372 VREV16:0:result_int8x8 [] = { fffffff1, fffffff0, fffffff3, fffffff2, fffffff5, fffffff4, fffffff7,… 3373 VREV16:1:result_int16x4 [] = { 3333, 3333, 3333, 3333, } 3374 VREV16:2:result_int32x2 [] = { 33333333, 33333333, } 3375 VREV16:3:result_int64x1 [] = { 3333333333333333, } 3376 VREV16:4:result_uint8x8 [] = { f1, f0, f3, f2, f5, f4, f7, f6, } 3377 VREV16:5:result_uint16x4 [] = { 3333, 3333, 3333, 3333, } 3378 VREV16:6:result_uint32x2 [] = { 33333333, 33333333, } 3379 VREV16:7:result_uint64x1 [] = { 3333333333333333, } 3380 VREV16:8:result_poly8x8 [] = { f1, f0, f3, f2, f5, f4, f7, f6, } [all …]
|
D | ref-rvct-neon-nofp16.txt | 3167 VREV16 output: 3168 VREV16:0:result_int8x8 [] = { fffffff1, fffffff0, fffffff3, fffffff2, fffffff5, fffffff4, fffffff7,… 3169 VREV16:1:result_int16x4 [] = { 3333, 3333, 3333, 3333, } 3170 VREV16:2:result_int32x2 [] = { 33333333, 33333333, } 3171 VREV16:3:result_int64x1 [] = { 3333333333333333, } 3172 VREV16:4:result_uint8x8 [] = { f1, f0, f3, f2, f5, f4, f7, f6, } 3173 VREV16:5:result_uint16x4 [] = { 3333, 3333, 3333, 3333, } 3174 VREV16:6:result_uint32x2 [] = { 33333333, 33333333, } 3175 VREV16:7:result_uint64x1 [] = { 3333333333333333, } 3176 VREV16:8:result_poly8x8 [] = { f1, f0, f3, f2, f5, f4, f7, f6, } [all …]
|
D | ref-rvct-all.txt | 3371 VREV16 output: 3372 VREV16:0:result_int8x8 [] = { fffffff1, fffffff0, fffffff3, fffffff2, fffffff5, fffffff4, fffffff7,… 3373 VREV16:1:result_int16x4 [] = { 3333, 3333, 3333, 3333, } 3374 VREV16:2:result_int32x2 [] = { 33333333, 33333333, } 3375 VREV16:3:result_int64x1 [] = { 3333333333333333, } 3376 VREV16:4:result_uint8x8 [] = { f1, f0, f3, f2, f5, f4, f7, f6, } 3377 VREV16:5:result_uint16x4 [] = { 3333, 3333, 3333, 3333, } 3378 VREV16:6:result_uint32x2 [] = { 33333333, 33333333, } 3379 VREV16:7:result_uint64x1 [] = { 3333333333333333, } 3380 VREV16:8:result_poly8x8 [] = { f1, f0, f3, f2, f5, f4, f7, f6, } [all …]
|
D | expected_input4gcc-nofp16.txt | 3014 VREV16 output:
|
D | expected_input4gcc.txt | 3218 VREV16 output:
|
/external/llvm/lib/Target/ARM/ |
D | ARMISelLowering.h | 155 VREV16, // reverse elements within 16-bit halfwords enumerator
|
D | ARMScheduleSwift.td | 549 (instregex "VEXT", "VREV16", "VREV32", "VREV64")>;
|
D | ARMISelLowering.cpp | 1210 case ARMISD::VREV16: return "ARMISD::VREV16"; in getTargetNodeName() 4709 SDValue N2 = DAG.getNode(ARMISD::VREV16, DL, VT8Bit, N1); in getCTPOP16BitCounts() 6149 return DAG.getNode(ARMISD::VREV16, dl, VT, OpLHS); in GeneratePerfectShuffle() 6273 return DAG.getNode(ARMISD::VREV16, dl, VT, V1); in LowerVECTOR_SHUFFLE()
|
D | ARMInstrNEON.td | 576 def NEONvrev16 : SDNode<"ARMISD::VREV16", SDTARMVSHUF>; 6306 // VREV16 : Vector Reverse elements within 16-bit halfwords
|
/external/clang/include/clang/Basic/ |
D | arm_neon.td | 785 def VREV16 : WOpInst<"vrev16", "dd", "cUcPcQcQUcQPc", OP_REV16>;
|