Home
last modified time | relevance | path

Searched refs:d10 (Results 1 – 25 of 222) sorted by relevance

123456789

/external/llvm/test/MC/ARM/
Dvpush-vpop.s6 vpush {d8, d9, d10, d11, d12}
8 vpop {d8, d9, d10, d11, d12}
11 vpush.s8 {d8, d9, d10, d11, d12}
13 vpop.f32 {d8, d9, d10, d11, d12}
16 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b]
18 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b]
21 @ CHECK-ARM: vpush {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0x2d,0xed]
23 @ CHECK-ARM: vpop {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0xbd,0xec]
26 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b]
28 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b]
[all …]
Deh-directive-integrated-test.s40 .vsave {d8, d9, d10, d11, d12}
41 vpush {d8, d9, d10, d11, d12}
45 vpop {d8, d9, d10, d11, d12}
74 .vsave {d8, d9, d10, d11, d12}
75 vpush {d8, d9, d10, d11, d12}
79 vpop {d8, d9, d10, d11, d12}
Dsingle-precision-fp.s9 vnmul.f64 d8, d9, d10
19 @ CHECK-ERRORS-NEXT: vnmul.f64 d8, d9, d10
21 vmla.f64 d11, d10, d9
28 vfnms.f64 d10, d11, d12
30 @ CHECK-ERRORS-NEXT: vmla.f64 d11, d10, d9
44 @ CHECK-ERRORS-NEXT: vfnms.f64 d10, d11, d12
74 vmov.f64 d11, d10
76 @ CHECK-ERRORS-NEXT: vmov.f64 d11, d10
87 vcvt.u32.f64 d9, d10, #4
111 @ CHECK-ERRORS-NEXT: vcvt.u32.f64 d9, d10, #4
Dneont2-dup-encoding.s22 vdup.8 q3, d10[0]
28 vdup.8 q3, d10[1]
35 @ CHECK: vdup.8 q3, d10[0] @ encoding: [0xb1,0xff,0x4a,0x6c]
41 @ CHECK: vdup.8 q3, d10[1] @ encoding: [0xb3,0xff,0x4a,0x6c]
Dneon-bitwise-encoding.s64 vand.i16 d10, #0xff03
66 vand.i16 d10, #0x03ff
68 vand.i32 d10, #0x03ffffff
70 vand.i32 d10, #0xff03ffff
72 vand.i32 d10, #0xffff03ff
74 vand.i32 d10, #0xffffff03
77 @ CHECK: vbic.i16 d10, #0xfc @ encoding: [0x3c,0xa9,0x87,0xf3]
79 @ CHECK: vbic.i16 d10, #0xfc00 @ encoding: [0x3c,0xab,0x87,0xf3]
81 @ CHECK: vbic.i32 d10, #0xfc000000 @ encoding: [0x3c,0xa7,0x87,0xf3]
83 @ CHECK: vbic.i32 d10, #0xfc0000 @ encoding: [0x3c,0xa5,0x87,0xf3]
[all …]
/external/libhevc/common/arm/
Dihevc_itrans_recon_32x32.s212 vld1.16 d10,[r0],r6
231 vmull.s16 q10,d10,d0[0]
235 vmull.s16 q11,d10,d0[0]
238 vmull.s16 q8,d10,d0[0]
241 vmull.s16 q9,d10,d0[0]
281 vld1.16 d10,[r0],r6
301 vmlal.s16 q10,d10,d2[0]
305 vmlal.s16 q11,d10,d6[0]
308 vmlsl.s16 q8,d10,d6[0]
311 vmlsl.s16 q9,d10,d2[0]
[all …]
Dihevc_intra_pred_luma_vert.s210 vmov.i64 d10, #0x00000000000000ff
224 vbsl d10, d25, d16
235 vst1.8 {d10,d11}, [r5], r3
253 vmov.i64 d10, #0x00000000000000ff
265 vbsl d10, d25, d16
270 vst1.8 {d10,d11}, [r5], r3
275 vmov.i64 d10, #0x00000000000000ff
295 vbsl d10, d25, d16
300 vst1.8 {d10,d11}, [r5], r3
317 vmov.i64 d10, #0x00000000000000ff
[all …]
Dihevc_itrans_recon_16x16.s223 vld1.16 d10,[r0],r6
237 @ d10 =r0
258 vmull.s16 q6,d10,d0[0]
260 vmull.s16 q7,d10,d0[0]
262 vmull.s16 q8,d10,d0[0]
264 vmull.s16 q9,d10,d0[0]
306 vld1.16 d10,[r0],r6
345 vmlal.s16 q6,d10,d0[0]
353 vmlsl.s16 q7,d10,d0[0]
359 vmlsl.s16 q8,d10,d0[0]
[all …]
/external/llvm/test/MC/AArch64/
Dneon-scalar-shift-imm.s15 ushr d10, d17, #18
57 ursra d18, d10, #13
64 shl d7, d10, #12
110 sri d10, d12, #14
117 sli d10, d14, #12
126 sqshrn s18, d10, #31
159 uqrshrn s10, d10, #25
/external/vixl/examples/aarch32/
Dpi.cc47 __ Vmov(I64, d10, 0); // d10 = 0.0; in GenerateApproximatePi()
60 __ Vadd(F64, d10, d10, d6); in GenerateApproximatePi()
74 __ Vadd(F64, d10, d10, d12); in GenerateApproximatePi()
76 __ Vsub(F64, d10, d10, d11); in GenerateApproximatePi()
77 __ Vmul(F64, d0, d10, d4); in GenerateApproximatePi()
/external/swiftshader/third_party/LLVM/test/MC/ARM/
Dvpush-vpop.s6 vpush {d8, d9, d10, d11, d12}
8 vpop {d8, d9, d10, d11, d12}
11 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b]
13 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b]
16 @ CHECK-ARM: vpush {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0x2d,0xed]
18 @ CHECK-ARM: vpop {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0xbd,0xec]
Dneont2-dup-encoding.s22 vdup.8 q3, d10[0]
28 vdup.8 q3, d10[1]
35 @ CHECK: vdup.8 q3, d10[0] @ encoding: [0xb1,0xff,0x4a,0x6c]
41 @ CHECK: vdup.8 q3, d10[1] @ encoding: [0xb3,0xff,0x4a,0x6c]
/external/libvpx/libvpx/vp8/common/arm/neon/
Dshortidct4x4llm_neon.c28 int16x4_t d2, d3, d4, d5, d10, d11, d12, d13; in vp8_short_idct4x4llm_neon() local
53 d10 = vqsub_s16(vget_low_s16(q3s16), vget_high_s16(q4s16)); // c1 in vp8_short_idct4x4llm_neon()
57 d3 = vqadd_s16(d13, d10); in vp8_short_idct4x4llm_neon()
58 d4 = vqsub_s16(d13, d10); in vp8_short_idct4x4llm_neon()
82 d10 = vqsub_s16(vget_low_s16(q3s16), vget_high_s16(q4s16)); // c1 in vp8_short_idct4x4llm_neon()
86 d3 = vqadd_s16(d13, d10); in vp8_short_idct4x4llm_neon()
87 d4 = vqsub_s16(d13, d10); in vp8_short_idct4x4llm_neon()
Ddequant_idct_neon.c26 int16x4_t d2, d3, d4, d5, d10, d11, d12, d13; in vp8_dequant_idct_add_neon() local
73 d10 = vqsub_s16(vget_low_s16(q3), vget_high_s16(q4)); in vp8_dequant_idct_add_neon()
77 d3 = vqadd_s16(d13, d10); in vp8_dequant_idct_add_neon()
78 d4 = vqsub_s16(d13, d10); in vp8_dequant_idct_add_neon()
101 d10 = vqsub_s16(vget_low_s16(q3), vget_high_s16(q4)); in vp8_dequant_idct_add_neon()
105 d3 = vqadd_s16(d13, d10); in vp8_dequant_idct_add_neon()
106 d4 = vqsub_s16(d13, d10); in vp8_dequant_idct_add_neon()
/external/llvm/test/CodeGen/Thumb2/
Daligned-spill.ll17 …tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d11},~{d12},~{d13},~{d14},~{d15}"() nounwi…
29 ; NEON: vst1.64 {d8, d9, d10, d11}, [r4:128]!
39 ; NEON: vld1.64 {d8, d9, d10, d11}, [r[[R4]]:128]!
50 tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d11},~{d12},~{d13},~{d14}"() nounwind
60 ; NEON: vst1.64 {d8, d9, d10, d11}, [r4:128]!
64 ; NEON: vld1.64 {d8, d9, d10, d11},
74 tail call void asm sideeffect "", "~{d8},~{d9},~{d10},~{d12},~{d13},~{d14},~{d15}"() nounwind
88 ; NEON: vstr d10, [r4, #16]
91 ; NEON: vldr d10, [{{.*}}, #16]
/external/valgrind/none/tests/arm/
Dneon64.c647 TESTINSN_imm("vmov.i32 d10", d10, 0x70000); in main()
662 TESTINSN_imm("vmvn.i32 d10", d10, 0x70000); in main()
683 TESTINSN_imm("vbic.i32 d10", d10, 0x70000); in main()
689 TESTINSN_un("vmvn d10, d15", d10, d15, i32, 24); in main()
695 TESTINSN_un("vmov d10, d15", d10, d15, i32, 24); in main()
701 TESTINSN_un("vmov d10, d11", d10, d11, i16, 7); in main()
715 TESTINSN_bin("vadd.i32 d10, d11, d12", d10, d11, i32, 24, d12, i32, 120); in main()
729 TESTINSN_bin("vsub.i32 d10, d11, d12", d10, d11, i32, 24, d12, i32, 120); in main()
736 TESTINSN_bin("vand d10, d11, d12", d10, d11, i8, 0xfe, d12, i8, 0xed); in main()
743 TESTINSN_bin("vbic d10, d11, d12", d10, d11, i8, 0xfe, d12, i8, 0xed); in main()
[all …]
Dvfpv4_fma.c85 …TESTINSN_bin_f64("vfma.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(0.0… in main()
86 …TESTINSN_bin_f64("vfma.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(NAN… in main()
93 …TESTINSN_bin_f64("vfma.f64 d10, d11, d2", d10, d11, i32, f2u0(48755), f2u1(48755), d2, i32, f2u0(… in main()
99 …TESTINSN_bin_f64("vfma.f64 d10, d11, d2", d10, d11, i32, f2u0(487.587), f2u1(487.587), d2, i32, f… in main()
105 …TESTINSN_bin_f64("vfma.f64 d10, d23, d15", d10, d23, i32, f2u0(INFINITY), f2u1(INFINITY), d15, i32… in main()
135 …TESTINSN_bin_f64("vfms.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(0.0… in main()
136 …TESTINSN_bin_f64("vfms.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(NAN… in main()
143 …TESTINSN_bin_f64("vfms.f64 d10, d11, d2", d10, d11, i32, f2u0(48755), f2u1(48755), d2, i32, f2u0(… in main()
149 …TESTINSN_bin_f64("vfms.f64 d10, d11, d2", d10, d11, i32, f2u0(487.587), f2u1(487.587), d2, i32, f… in main()
155 …TESTINSN_bin_f64("vfms.f64 d10, d23, d15", d10, d23, i32, f2u0(INFINITY), f2u1(INFINITY), d15, i32… in main()
[all …]
/external/llvm/test/CodeGen/AArch64/
Darm64-register-pairing.ll10 ; CHECK: stp d11, d10, [sp, #32]
24 ; CHECK: ldp d11, d10, [sp, #32]
30 ; CHECK-NOTMACHO: stp d10, d8, [sp, #16]
38 ; CHECK-NOTMACHO: ldp d10, d8, [sp, #16]
40 …call void asm sideeffect "mov x0, #42", "~{x0},~{x19},~{x21},~{x23},~{x25},~{x27},~{d8},~{d10},~{d…
48 ; CHECK: stp d11, d10, [sp, #32]
62 ; CHECK: ldp d11, d10, [sp, #32]
/external/libavc/encoder/arm/
Dime_distortion_metrics_a9q.s104 vld1.8 {d10, d11}, [r1], r3
109 vabal.u8 q0, d10, d8
116 vld1.8 {d10, d11}, [r1], r3
120 vabal.u8 q0, d10, d8
187 vld1.8 {d10, d11}, [r1], r3
192 vabal.u8 q0, d10, d8
199 vld1.8 {d10, d11}, [r1], r3
203 vabal.u8 q0, d10, d8
271 vld1.8 {d10, d11}, [r1], r3
278 vabal.u8 q0, d10, d8
[all …]
/external/llvm/test/MC/Disassembler/ARM/
Dneont2.txt1676 # CHECK: vst1.8 {d8, d9, d10}, [r4]!
1678 # CHECK: vst1.16 {d8, d9, d10}, [r4]!
1680 # CHECK: vst1.32 {d8, d9, d10}, [r4]!
1682 # CHECK: vst1.64 {d8, d9, d10}, [r4]!
1684 # CHECK: vst1.8 {d8, d9, d10}, [r4], r6
1686 # CHECK: vst1.16 {d8, d9, d10}, [r4], r6
1688 # CHECK: vst1.32 {d8, d9, d10}, [r4], r6
1690 # CHECK: vst1.64 {d8, d9, d10}, [r4], r6
1693 # CHECK: vst1.8 {d8, d9, d10, d11}, [r4]!
1695 # CHECK: vst1.16 {d8, d9, d10, d11}, [r4]!
[all …]
Dneon.txt1970 # CHECK: vst1.8 {d8, d9, d10}, [r4]!
1972 # CHECK: vst1.16 {d8, d9, d10}, [r4]!
1974 # CHECK: vst1.32 {d8, d9, d10}, [r4]!
1976 # CHECK: vst1.64 {d8, d9, d10}, [r4]!
1978 # CHECK: vst1.8 {d8, d9, d10}, [r4], r6
1980 # CHECK: vst1.16 {d8, d9, d10}, [r4], r6
1982 # CHECK: vst1.32 {d8, d9, d10}, [r4], r6
1984 # CHECK: vst1.64 {d8, d9, d10}, [r4], r6
1987 # CHECK: vst1.8 {d8, d9, d10, d11}, [r4]!
1989 # CHECK: vst1.16 {d8, d9, d10, d11}, [r4]!
[all …]
/external/llvm/test/CodeGen/ARM/
D2010-12-07-PEIBug.ll8 ; CHECK-NEXT: vpush {d10, d11}
10 tail call void asm sideeffect "","~{d8},~{d10},~{d11}"() nounwind
12 ; CHECK-NEXT: vpop {d10, d11}
/external/swiftshader/third_party/subzero/tests_lit/assembler/arm32/
Dvpush.ll10 ; RUN: %p2i --filetype=asm -i %s --target=arm32 --args -O2 -reg-use=d9,d10 \
15 ; RUN: --args -O2 -reg-use=d9,d10 \
19 ; RUN: %p2i --filetype=iasm -i %s --target=arm32 --args -O2 -reg-use=d9,d10 \
24 ; RUN: --args -O2 -reg-use=d9,d10 \
/external/llvm/test/CodeGen/X86/
Dfp128-calling-conv.ll9 …, fp128 %d4, fp128 %d5, fp128 %d6, fp128 %d7, fp128 %d8, fp128 %d9, fp128 %d10, fp128 %d11, fp128 …
17 …, fp128 %d4, fp128 %d5, fp128 %d6, fp128 %d7, fp128 %d8, fp128 %d9, fp128 %d10, fp128 %d11, fp128 …
25 …, fp128 %d4, fp128 %d5, fp128 %d6, fp128 %d7, fp128 %d8, fp128 %d9, fp128 %d10, fp128 %d11, fp128 …
33 …, fp128 %d4, fp128 %d5, fp128 %d6, fp128 %d7, fp128 %d8, fp128 %d9, fp128 %d10, fp128 %d11, fp128 …
41 …, fp128 %d4, fp128 %d5, fp128 %d6, fp128 %d7, fp128 %d8, fp128 %d9, fp128 %d10, fp128 %d11, fp128 …
/external/libjpeg-turbo/simd/
Djsimd_arm_neon.S342 vadd.s16 d10, ROW7R, ROW3R
346 vmull.s16 q6, d10, XFIX_1_175875602_MINUS_1_961570560
349 vmull.s16 q7, d10, XFIX_1_175875602
1032 vld1.16 {d8, d9, d10, d11}, [COEF_BLOCK, :128]!
1051 idct_helper d4, d6, d8, d10, d12, d14, d16, 12, d4, d6, d8, d10
1052 transpose_4x4 d4, d6, d8, d10
1057 idct_helper d4, d6, d8, d10, d7, d9, d11, 19, d26, d27, d28, d29
1190 vld1.16 {d10, d11}, [COEF_BLOCK, :128]!
1211 idct_helper d4, d6, d10, d12, d16, 13, d4, d6
1212 transpose_4x4 d4, d6, d8, d10
[all …]

123456789