Searched refs:s_addc_u32 (Results 1 – 14 of 14) sorted by relevance
/external/llvm/test/CodeGen/AMDGPU/ |
D | global-variable-relocs.ll | 18 ; CHECK: s_addc_u32 s[[ADDR_HI:[0-9]+]], s[[PC_HI]], 0 32 ; CHECK: s_addc_u32 s[[ADDR_HI:[0-9]+]], s[[PC_HI]], 0 46 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0 49 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0 63 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0 66 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0 80 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0 83 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0 97 ; CHECK: s_addc_u32 s[[GOTADDR_HI:[0-9]+]], s[[PC_HI]], 0 100 ; CHECK: s_addc_u32 s[[GEP_HI:[0-9]+]], s[[ADDR_HI]], 0 [all …]
|
D | global-constant.ll | 10 ; GCN: s_addc_u32 s{{[0-9]+}}, s[[PC0_HI]], 0 13 ; GCN: s_addc_u32 s{{[0-9]+}}, s[[PC1_HI]], 0
|
D | add_i64.ll | 47 ; SI: s_addc_u32 49 ; SI: s_addc_u32
|
D | split-scalar-i64-add.ll | 25 ; SI: s_addc_u32 {{s[0-9]+}}, 0xf423f, 0 50 ; SI: s_addc_u32 {{s[0-9]+}}, 0x1869f, {{s[0-9]+}}
|
D | add.ll | 124 ; SI: s_addc_u32 164 ; SI: s_addc_u32
|
D | uaddo.ll | 57 ; SI: s_addc_u32
|
D | trunc.ll | 38 ; SI: s_addc_u32
|
D | operand-folding.ll | 44 ; CHECK-DAG: s_addc_u32 [[HI:s[0-9]+]], s{{[0-9]+}}, 0
|
D | sra.ll | 207 ; GCN: s_addc_u32 s{{[0-9]+}}, s[[SHIFT]], s{{[0-9]+}} 234 ; GCN: s_addc_u32 {{s[0-9]+}}, s[[SHIFT]], {{s[0-9]+}}
|
D | cgp-addressing-modes.ll | 327 ; GCN: s_addc_u32 s{{[0-9]+}}, s{{[0-9]+}}, 3{{$}} 358 ; GCN: s_addc_u32
|
D | and.ll | 347 ; SI-NEXT: s_addc_u32
|
/external/llvm/test/MC/AMDGPU/ |
D | expressions.s | 29 s_addc_u32 s1, s1, 0 label
|
D | sop2.s | 19 s_addc_u32 s1, s2, s3 label
|
/external/llvm/lib/Target/AMDGPU/ |
D | SIInstructions.td | 210 defm S_ADDC_U32 : SOP2_32 <sop2<0x04>, "s_addc_u32",
|