Searched refs:SRC1 (Results 1 – 10 of 10) sorted by relevance
/external/llvm/test/CodeGen/Thumb/ |
D | copy_thumb.ll | 9 ; CHECK-LOLOMOV: mov [[TMP:r[0-7]]], [[SRC1:r[01]]] 10 ; CHECK-LOLOMOV-NEXT: mov [[SRC1]], [[SRC2:r[01]]] 19 ; CHECK-NOLOLOMOV-NOT: mov [[TMP:r[0-7]]], [[SRC1:r[01]]] 20 ; CHECK-NOLOLOMOV: push {[[SRC1:r[01]]]} 22 ; CHECK-NOLOLOMOV-NOT: mov [[TMP:r[0-7]]], [[SRC1:r[01]]] 24 ; CHECK-NOLOLOMOV-NEXT: pop {[[SRC1]]} 25 ; CHECK-NOLOLOMOV-NOT: mov [[TMP:r[0-7]]], [[SRC1:r[01]]]
|
/external/mesa3d/src/mesa/x86/ |
D | x86_xform3.S | 42 #define SRC1 REGOFF(4, ESI) macro 109 FLD_S( SRC1 ) /* F0 F7 F6 F5 F4 */ 111 FLD_S( SRC1 ) /* F1 F0 F7 F6 F5 F4 */ 113 FLD_S( SRC1 ) /* F2 F1 F0 F7 F6 F5 F4 */ 115 FLD_S( SRC1 ) /* F3 F2 F1 F0 F7 F6 F5 F4 */ 211 FLD_S( SRC1 ) /* F5 F4 */ 295 FLD_S( SRC1 ) /* F0 F6 F5 F4 */ 297 FLD_S( SRC1 ) /* F1 F0 F6 F5 F4 */ 299 FLD_S( SRC1 ) /* F2 F1 F0 F6 F5 F4 */ 386 FLD_S( SRC1 ) /* F1 F4 */ [all …]
|
D | x86_xform2.S | 42 #define SRC1 REGOFF(4, ESI) macro 109 FLD_S( SRC1 ) /* F0 F7 F6 F5 F4 */ 111 FLD_S( SRC1 ) /* F1 F0 F7 F6 F5 F4 */ 113 FLD_S( SRC1 ) /* F2 F1 F0 F7 F6 F5 F4 */ 115 FLD_S( SRC1 ) /* F3 F2 F1 F0 F7 F6 F5 F4 */ 197 FLD_S( SRC1 ) /* F1 F4 */ 264 FLD_S( SRC1 ) /* F0 F6 F5 F4 */ 266 FLD_S( SRC1 ) /* F1 F0 F6 F5 F4 */ 268 FLD_S( SRC1 ) /* F2 F1 F0 F6 F5 F4 */ 345 FLD_S( SRC1 ) /* F1 F4 */ [all …]
|
D | x86_xform4.S | 42 #define SRC1 REGOFF(4, ESI) macro 109 FLD_S( SRC1 ) /* F0 F7 F6 F5 F4 */ 111 FLD_S( SRC1 ) /* F1 F0 F7 F6 F5 F4 */ 113 FLD_S( SRC1 ) /* F2 F1 F0 F7 F6 F5 F4 */ 115 FLD_S( SRC1 ) /* F3 F2 F1 F0 F7 F6 F5 F4 */ 218 FLD_S( SRC1 ) /* F5 F4 */ 305 FLD_S( SRC1 ) /* F0 F6 F5 F4 */ 307 FLD_S( SRC1 ) /* F1 F0 F6 F5 F4 */ 309 FLD_S( SRC1 ) /* F2 F1 F0 F6 F5 F4 */ 404 FLD_S( SRC1 ) /* F5 F4 */ [all …]
|
D | x86_cliptest.S | 37 #define SRC1 REGOFF(4, ESI) macro 181 MOV_L( SRC1, EBX ) 230 FLD_S( SRC1 ) /* F1 F0 F3 */ 347 MOV_L( SRC1, EBX )
|
/external/ltp/testcases/kernel/module/query_module/ |
D | Makefile | 25 SRC1=dummy_query_mod.c dummy_query_mod_dep.c macro 26 OBJS=$(SRC1:.c=.o) 32 $(OBJS): $(SRC1) 33 $(CC) -DEXPORT_SYMTAB $(MODCFLAGS) -c $(SRC1) -Wall
|
/external/llvm/test/CodeGen/X86/ |
D | machine-cp.ll | 69 ; CHECK: psllw $7, [[SRC1:%xmm[0-9]+]] 70 ; CHECK-NEXT: pand {{.*}}(%rip), [[SRC1]] 71 ; CHECK-NEXT: pcmpgtb [[SRC1]], [[SRC2:%xmm[0-9]+]]
|
/external/llvm/test/CodeGen/AMDGPU/ |
D | sminmax.ll | 58 ; GCN-DAG: v_sub_i32_e32 [[NEG1:v[0-9]+]], vcc, 0, [[SRC1:v[0-9]+]] 61 ; GCN-DAG: v_max_i32_e32 {{v[0-9]+}}, [[NEG1]], [[SRC1]] 117 ; GCN-DAG: v_sub_i32_e32 [[NEG1:v[0-9]+]], vcc, 0, [[SRC1:v[0-9]+]] 122 ; GCN-DAG: v_max_i32_e32 {{v[0-9]+}}, [[NEG1]], [[SRC1]]
|
D | mul.ll | 112 ; SI: s_load_dword [[SRC1:s[0-9]+]], 113 ; SI: s_mul_i32 [[SRESULT:s[0-9]+]], [[SRC0]], [[SRC1]]
|
/external/webp/src/dsp/ |
D | rescaler_neon.c | 31 #define STORE_32x8(SRC0, SRC1, DST) do { \ argument 33 vst1q_u32((DST) + 4, SRC1); \
|