Home
last modified time | relevance | path

Searched refs:d15 (Results 1 – 25 of 269) sorted by relevance

1234567891011

/external/libhevc/common/arm/
Dihevc_itrans_recon_32x32.s163 vpush {d8 - d15}
249 vld1.16 d15,[r0],r6
263 vmlal.s16 q12,d15,d1[3]
264 vmlal.s16 q13,d15,d5[1]
265 vmlsl.s16 q14,d15,d7[1]
266 vmlsl.s16 q15,d15,d3[3]
321 vld1.16 d15,[r0],r6
337 vmlal.s16 q12,d15,d3[3]
338 vmlsl.s16 q13,d15,d4[3]
339 vmlsl.s16 q14,d15,d2[3]
[all …]
Dihevc_inter_pred_chroma_vert_w16inp_w16out.s113 vpush {d8 - d15}
127 vdup.16 d15,d0[3] @coeff_3
157 vmlal.s16 q0,d6,d15
158 vmlal.s16 q4,d2,d15
197 vmlal.s16 q15,d3,d15
206 vmlal.s16 q14,d4,d15
216 vmlal.s16 q13,d5,d15
227 vmlal.s16 q12,d6,d15
241 vmlal.s16 q15,d3,d15
249 vmlal.s16 q14,d4,d15
[all …]
Dihevc_inter_pred_chroma_vert_w16inp.s113 vpush {d8 - d15}
127 vdup.16 d15,d0[3] @coeff_3
157 vmlal.s16 q0,d6,d15
158 vmlal.s16 q4,d2,d15
198 vmlal.s16 q15,d3,d15
207 vmlal.s16 q14,d4,d15
217 vmlal.s16 q13,d5,d15
229 vmlal.s16 q12,d6,d15
244 vmlal.s16 q15,d3,d15
253 vmlal.s16 q14,d4,d15
[all …]
Dihevc_itrans_recon_4x4_ttype1.s127 vpush {d8 - d15}
170 vqrshrn.s32 d15,q4,#shift_stage1_idct @ (pi2_out[1] + rounding ) >> shift_stage1_idct
175 vtrn.16 d14,d15
178 vtrn.32 d15,d17
179 @ output in d14,d15,d16,d17
185 @ d15 - d1
189 vmull.s16 q3,d15,d4[2] @74 * pi2_src[1]
194 vmull.s16 q4,d15,d4[2] @74 * pi2_src[1]
205 vmlsl.s16 q6,d15,d4[2] @ - 74 * pi2_src[1] + 55 * pi2_src[2]
234 vpop {d8 - d15}
Dihevc_itrans_recon_8x8.s159 vpush {d8 - d15}
213 vld1.16 d15,[r9]!
251 …vmlal.s16 q12,d15,d1[3] @// b0 = y1 * cos1 + y3 * cos3 + y5 * sin3 + y7 * sin1(par…
252 …vmlsl.s16 q13,d15,d1[1] @// b1 = y1 * cos3 - y3 * sin1 - y5 * cos1 - y7 * sin3(par…
253 …vmlal.s16 q14,d15,d0[3] @// b2 = y1 * sin3 - y3 * cos1 + y5 * sin1 + y7 * cos3(par…
254 …vmlsl.s16 q15,d15,d0[1] @// b3 = y1 * sin1 - y3 * sin3 + y5 * cos3 - y7 * cos1(par…
274 vqrshrn.s32 d15,q3,#shift_stage1_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
342 vqrshrn.s32 d15,q3,#shift_stage1_idct @// r7 = (a0 - b0 + rnd) >> 7(shift_stage1_idct)
434 vtrn.32 d14,d15 @//r4,r5,r6,r7 third qudrant transposing continued.....
504 vmlal.s16 q12,d15,d0[3] @// y1 * cos1 + y3 * cos3(part of b0)
[all …]
Dihevc_intra_pred_chroma_mode2.s110 vpush {d8 - d15}
143 vld2.8 {d14,d15},[r10],r8
170 vrev64.8 d31,d15
203 vld2.8 {d14,d15},[r10],r8
235 vrev64.8 d31,d15
264 vld2.8 {d14,d15},[r10],r8
268 vshl.i64 d3,d15,#32
296 vpop {d8 - d15}
Dihevc_intra_pred_luma_mode2.s110 vpush {d8 - d15}
155 vrev64.8 d15,d7
179 vst1.8 {d15},[r14],r5
221 vrev64.8 d15,d7
234 vst1.8 {d15},[r14],r5
265 vpop {d8 - d15}
/external/libvpx/libvpx/vp8/common/arm/neon/
Ddequant_idct_neon.c25 int32x2_t d14, d15; in vp8_dequant_idct_add_neon() local
32 d14 = d15 = vdup_n_s32(0); in vp8_dequant_idct_add_neon()
52 d15 = vld1_lane_s32((const int32_t *)dst0, d15, 0); in vp8_dequant_idct_add_neon()
54 d15 = vld1_lane_s32((const int32_t *)dst0, d15, 1); in vp8_dequant_idct_add_neon()
127 vaddw_u8(vreinterpretq_u16_s16(q2), vreinterpret_u8_s32(d15))); in vp8_dequant_idct_add_neon()
130 d15 = vreinterpret_s32_u8(vqmovun_s16(q2)); in vp8_dequant_idct_add_neon()
137 vst1_lane_s32((int32_t *)dst0, d15, 0); in vp8_dequant_idct_add_neon()
139 vst1_lane_s32((int32_t *)dst0, d15, 1); in vp8_dequant_idct_add_neon()
/external/capstone/suite/MC/ARM/
Dneon-shiftaccum-encoding.s.cs3 0x1e,0xf1,0x90,0xf2 = vsra.s16 d15, d14, #16
12 0x1f,0xc1,0xaa,0xf3 = vsra.u32 d12, d15, #22
28 0x1f,0xf1,0xaa,0xf3 = vsra.u32 d15, d15, #22
38 0x36,0xf3,0x88,0xf3 = vrsra.u8 d15, d22, #8
69 0x9f,0xe5,0xbf,0xf3 = vsli.64 d14, d15, #63
85 0x9f,0xf5,0xbf,0xf3 = vsli.64 d15, d15, #63
Dneont2-shiftaccum-encoding.s.cs3 0x90,0xef,0x1e,0xf1 = vsra.s16 d15, d14, #16
12 0xaa,0xff,0x1f,0xc1 = vsra.u32 d12, d15, #22
28 0xaa,0xff,0x1f,0xf1 = vsra.u32 d15, d15, #22
38 0x88,0xff,0x36,0xf3 = vrsra.u8 d15, d22, #8
69 0xbf,0xff,0x9f,0xe5 = vsli.64 d14, d15, #63
85 0xbf,0xff,0x9f,0xf5 = vsli.64 d15, d15, #63
Dneon-shift-encoding.s.cs59 0x1f,0xf1,0x91,0xf2 = vsra.s16 d15, d15, #15
75 0x1f,0xf1,0x91,0xf3 = vsra.u16 d15, d15, #15
91 0x1f,0xf4,0x91,0xf3 = vsri.16 d15, d15, #15
107 0x1f,0xf5,0x9f,0xf3 = vsli.16 d15, d15, #15
195 0x0f,0xf5,0x08,0xf3 = vrshl.u8 d15, d15, d8
207 0x1f,0xf0,0x88,0xf2 = vshr.s8 d15, d15, #8
223 0x1f,0xf2,0x88,0xf2 = vrshr.s8 d15, d15, #8
/external/llvm/test/MC/AArch64/
Dneon-scalar-shift-imm.s8 sshr d15, d16, #12
50 srsra d15, d11, #19
74 sqshl d15, d16, #51
87 uqshl d15, d12, #19
170 sqshrun s10, d15, #15
/external/capstone/suite/MC/AArch64/
Dneon-scalar-shift-imm.s.cs2 0x0f,0x06,0x74,0x5f = sshr d15, d16, #12
8 0x6f,0x35,0x6d,0x5f = srsra d15, d11, #19
14 0x0f,0x76,0x73,0x5f = sqshl d15, d16, #51
18 0x8f,0x75,0x53,0x7f = uqshl d15, d12, #19
39 0xea,0x85,0x31,0x7f = sqshrun s10, d15, #15
/external/llvm/test/MC/ARM/
Dneont2-shiftaccum-encoding.s6 vsra.s16 d15, d14, #16
15 vsra.u32 d12, d15, #22
33 vsra.u32 d15, #22
41 @ CHECK: vsra.s16 d15, d14, #16 @ encoding: [0x90,0xef,0x1e,0xf1]
50 @ CHECK: vsra.u32 d12, d15, #22 @ encoding: [0xaa,0xff,0x1f,0xc1]
67 @ CHECK: vsra.u32 d15, d15, #22 @ encoding: [0xaa,0xff,0x1f,0xf1]
79 vrsra.u8 d15, d22, #8
114 @ CHECK: vrsra.u8 d15, d22, #8 @ encoding: [0x88,0xff,0x36,0xf3]
148 vsli.64 d14, d15, #63
166 vsli.64 d15, #63
[all …]
Dneon-shiftaccum-encoding.s4 vsra.s16 d15, d14, #16
13 vsra.u32 d12, d15, #22
31 vsra.u32 d15, #22
39 @ CHECK: vsra.s16 d15, d14, #16 @ encoding: [0x1e,0xf1,0x90,0xf2]
48 @ CHECK: vsra.u32 d12, d15, #22 @ encoding: [0x1f,0xc1,0xaa,0xf3]
65 @ CHECK: vsra.u32 d15, d15, #22 @ encoding: [0x1f,0xf1,0xaa,0xf3]
76 vrsra.u8 d15, d22, #8
111 @ CHECK: vrsra.u8 d15, d22, #8 @ encoding: [0x36,0xf3,0x88,0xf3]
145 vsli.64 d14, d15, #63
163 vsli.64 d15, #63
[all …]
Dneont2-minmax-encoding.s9 vmax.u16 d13, d14, d15
17 vmax.u16 d14, d15
41 @ CHECK: vmax.u16 d13, d14, d15 @ encoding: [0x1e,0xff,0x0f,0xd6]
48 @ CHECK: vmax.u16 d14, d14, d15 @ encoding: [0x1e,0xff,0x0f,0xe6]
71 vmin.u16 d13, d14, d15
79 vmin.u16 d14, d15
103 @ CHECK: vmin.u16 d13, d14, d15 @ encoding: [0x1e,0xff,0x1f,0xd6]
110 @ CHECK: vmin.u16 d14, d14, d15 @ encoding: [0x1e,0xff,0x1f,0xe6]
Dneon-minmax-encoding.s7 vmax.u16 d13, d14, d15
15 vmax.u16 d14, d15
39 @ CHECK: vmax.u16 d13, d14, d15 @ encoding: [0x0f,0xd6,0x1e,0xf3]
46 @ CHECK: vmax.u16 d14, d14, d15 @ encoding: [0x0f,0xe6,0x1e,0xf3]
69 vmin.u16 d13, d14, d15
77 vmin.u16 d14, d15
101 @ CHECK: vmin.u16 d13, d14, d15 @ encoding: [0x1f,0xd6,0x1e,0xf3]
108 @ CHECK: vmin.u16 d14, d14, d15 @ encoding: [0x1f,0xe6,0x1e,0xf3]
/external/valgrind/none/tests/arm/
Dvfpv4_fma.c85 …TESTINSN_bin_f64("vfma.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(0.0… in main()
86 …TESTINSN_bin_f64("vfma.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(NAN… in main()
91 …TESTINSN_bin_f64("vfma.f64 d30, d15, d2", d30, d15, i32, f2u0(-45667.24), f2u1(-45667.24), d2, i3… in main()
94 …TESTINSN_bin_f64("vfma.f64 d29, d15, d7", d29, d15, i32, f2u0(214), f2u1(214), d7, i32, f2u0(1752… in main()
104 …TESTINSN_bin_f64("vfma.f64 d20, d13, d15", d20, d13, i32, f2u0(-INFINITY), f2u1(-INFINITY), d15, i… in main()
105 …TESTINSN_bin_f64("vfma.f64 d10, d23, d15", d10, d23, i32, f2u0(INFINITY), f2u1(INFINITY), d15, i32… in main()
135 …TESTINSN_bin_f64("vfms.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(0.0… in main()
136 …TESTINSN_bin_f64("vfms.f64 d10, d13, d15", d10, d13, i32, f2u0(NAN), f2u1(NAN), d15, i32, f2u0(NAN… in main()
141 …TESTINSN_bin_f64("vfms.f64 d30, d15, d2", d30, d15, i32, f2u0(-45667.24), f2u1(-45667.24), d2, i3… in main()
144 …TESTINSN_bin_f64("vfms.f64 d29, d15, d7", d29, d15, i32, f2u0(214), f2u1(214), d7, i32, f2u0(1752… in main()
[all …]
/external/llvm/test/CodeGen/AArch64/
Darm64-register-pairing.ll8 ; CHECK: stp d15, d14, [sp, #-144]!
26 ; CHECK: ldp d15, d14, [sp], #144
46 ; CHECK: stp d15, d14, [sp, #-144]!
64 ; CHECK: ldp d15, d14, [sp], #144
67 ; CHECK-NOTMACHO: stp d15, d13, [sp, #-80]!
77 ; CHECK-NOTMACHO: ldp d15, d13, [sp], #80
78 …ect "mov x0, #42", "~{x0},~{x20},~{x22},~{x24},~{x26},~{x28},~{d9},~{d11},~{d13},~{d15}"() nounwind
/external/libmpeg2/common/arm/
Dimpeg2_idct.s111 vpush {d8-d15}
192 vpop {d8-d15}
201 vpush {d8-d15}
310 vpop {d8-d15}
413 vpush {d8-d15}
468 vld1.16 d15, [r9]!
506 …vmlal.s16 q12, d15, d1[3] @// b0 = y1 * cos1 + y3 * cos3 + y5 * sin3 + y7 * sin1(part of…
507 …vmlsl.s16 q13, d15, d1[1] @// b1 = y1 * cos3 - y3 * sin1 - y5 * cos1 - y7 * sin3(part of…
508 …vmlal.s16 q14, d15, d0[3] @// b2 = y1 * sin3 - y3 * cos1 + y5 * sin1 + y7 * cos3(part of…
509 …vmlsl.s16 q15, d15, d0[1] @// b3 = y1 * sin1 - y3 * sin3 + y5 * cos3 - y7 * cos1(part of…
[all …]
/external/vixl/test/aarch32/
Dtest-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-t32.cc104 {{F32, d15, d1, d6}, false, al, "F32 d15 d1 d6", "F32_d15_d1_d6"},
112 {{F32, d4, d26, d15}, false, al, "F32 d4 d26 d15", "F32_d4_d26_d15"},
115 {{F64, d1, d27, d15}, false, al, "F64 d1 d27 d15", "F64_d1_d27_d15"},
129 {{F32, d1, d15, d25}, false, al, "F32 d1 d15 d25", "F32_d1_d15_d25"},
140 {{F32, d19, d15, d0}, false, al, "F32 d19 d15 d0", "F32_d19_d15_d0"},
159 {{F32, d15, d17, d10}, false, al, "F32 d15 d17 d10", "F32_d15_d17_d10"},
171 {{F64, d16, d4, d15}, false, al, "F64 d16 d4 d15", "F64_d16_d4_d15"},
189 {{F64, d16, d14, d15}, false, al, "F64 d16 d14 d15", "F64_d16_d14_d15"},
195 {{F32, d18, d15, d28}, false, al, "F32 d18 d15 d28", "F32_d18_d15_d28"},
Dtest-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-a32.cc104 {{F32, d15, d1, d6}, false, al, "F32 d15 d1 d6", "F32_d15_d1_d6"},
112 {{F32, d4, d26, d15}, false, al, "F32 d4 d26 d15", "F32_d4_d26_d15"},
115 {{F64, d1, d27, d15}, false, al, "F64 d1 d27 d15", "F64_d1_d27_d15"},
129 {{F32, d1, d15, d25}, false, al, "F32 d1 d15 d25", "F32_d1_d15_d25"},
140 {{F32, d19, d15, d0}, false, al, "F32 d19 d15 d0", "F32_d19_d15_d0"},
159 {{F32, d15, d17, d10}, false, al, "F32 d15 d17 d10", "F32_d15_d17_d10"},
171 {{F64, d16, d4, d15}, false, al, "F64 d16 d4 d15", "F64_d16_d4_d15"},
189 {{F64, d16, d14, d15}, false, al, "F64 d16 d14 d15", "F64_d16_d14_d15"},
195 {{F32, d18, d15, d28}, false, al, "F32 d18 d15 d28", "F32_d18_d15_d28"},
Dtest-simulator-cond-dt-drt-drd-drn-drm-float-f64-t32.cc417 {{F64, d14, d15, d9},
512 {{F64, d23, d23, d15},
542 {{F64, d28, d15, d11},
617 {{F64, d6, d2, d15},
687 {{F64, d19, d26, d15},
737 {{F64, d17, d2, d15},
757 {{F64, d15, d17, d26},
792 {{F64, d1, d13, d15},
797 {{F64, d6, d15, d13},
817 {{F64, d0, d1, d15},
[all …]
Dtest-simulator-cond-dt-drt-drd-drn-drm-float-f64-a32.cc417 {{F64, d14, d15, d9},
512 {{F64, d23, d23, d15},
542 {{F64, d28, d15, d11},
617 {{F64, d6, d2, d15},
687 {{F64, d19, d26, d15},
737 {{F64, d17, d2, d15},
757 {{F64, d15, d17, d26},
792 {{F64, d1, d13, d15},
797 {{F64, d6, d15, d13},
817 {{F64, d0, d1, d15},
[all …]
/external/llvm/test/CodeGen/X86/
Dfp128-calling-conv.ll9 …28 %d9, fp128 %d10, fp128 %d11, fp128 %d12, fp128 %d13, fp128 %d14, fp128 %d15, fp128 %d16, fp128 …
17 …28 %d9, fp128 %d10, fp128 %d11, fp128 %d12, fp128 %d13, fp128 %d14, fp128 %d15, fp128 %d16, fp128 …
25 …28 %d9, fp128 %d10, fp128 %d11, fp128 %d12, fp128 %d13, fp128 %d14, fp128 %d15, fp128 %d16, fp128 …
33 …28 %d9, fp128 %d10, fp128 %d11, fp128 %d12, fp128 %d13, fp128 %d14, fp128 %d15, fp128 %d16, fp128 …
41 …28 %d9, fp128 %d10, fp128 %d11, fp128 %d12, fp128 %d13, fp128 %d14, fp128 %d15, fp128 %d16, fp128 …

1234567891011