Home
last modified time | relevance | path

Searched refs:vtbx (Results 1 – 25 of 26) sorted by relevance

12

/external/llvm/test/MC/ARM/
Dneon-table-encoding.s14 vtbx.8 d18, {d16}, d17
15 vtbx.8 d19, {d16, d17}, d18
16 vtbx.8 d20, {d16, d17, d18}, d21
17 vtbx.8 d20, {d16, d17, d18, d19}, d21
19 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xe1,0x28,0xf0,0xf3]
20 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xe2,0x39,0xf0,0xf3]
21 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xe5,0x4a,0xf0,0xf3]
22 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xe5,0x4b,0xf0,0xf3]
Dneont2-table-encoding.s16 vtbx.8 d18, {d16}, d17
17 vtbx.8 d19, {d16, d17}, d18
18 vtbx.8 d20, {d16, d17, d18}, d21
19 vtbx.8 d20, {d16, d17, d18, d19}, d21
21 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xf0,0xff,0xe1,0x28]
22 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xf0,0xff,0xe2,0x39]
23 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xf0,0xff,0xe5,0x4a]
24 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xf0,0xff,0xe5,0x4b]
/external/swiftshader/third_party/LLVM/test/MC/ARM/
Dneon-table-encoding.s12 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xe1,0x28,0xf0,0xf3]
13 vtbx.8 d18, {d16}, d17
14 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xe2,0x39,0xf0,0xf3]
15 vtbx.8 d19, {d16, d17}, d18
16 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xe5,0x4a,0xf0,0xf3]
17 vtbx.8 d20, {d16, d17, d18}, d21
18 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xe5,0x4b,0xf0,0xf3]
19 vtbx.8 d20, {d16, d17, d18, d19}, d21
Dneont2-table-encoding.s14 @ CHECK: vtbx.8 d18, {d16}, d17 @ encoding: [0xe1,0x28,0xf0,0xff]
15 vtbx.8 d18, {d16}, d17
16 @ CHECK: vtbx.8 d19, {d16, d17}, d18 @ encoding: [0xe2,0x39,0xf0,0xff]
17 vtbx.8 d19, {d16, d17}, d18
18 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xe5,0x4a,0xf0,0xff]
19 vtbx.8 d20, {d16, d17, d18}, d21
20 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xe5,0x4b,0xf0,0xff]
21 vtbx.8 d20, {d16, d17, d18, d19}, d21
/external/capstone/suite/MC/ARM/
Dneon-table-encoding.s.cs6 0xe1,0x28,0xf0,0xf3 = vtbx.8 d18, {d16}, d17
7 0xe2,0x39,0xf0,0xf3 = vtbx.8 d19, {d16, d17}, d18
8 0xe5,0x4a,0xf0,0xf3 = vtbx.8 d20, {d16, d17, d18}, d21
9 0xe5,0x4b,0xf0,0xf3 = vtbx.8 d20, {d16, d17, d18, d19}, d21
Dneont2-table-encoding.s.cs6 0xf0,0xff,0xe1,0x28 = vtbx.8 d18, {d16}, d17
7 0xf0,0xff,0xe2,0x39 = vtbx.8 d19, {d16, d17}, d18
8 0xf0,0xff,0xe5,0x4a = vtbx.8 d20, {d16, d17, d18}, d21
9 0xf0,0xff,0xe5,0x4b = vtbx.8 d20, {d16, d17, d18, d19}, d21
/external/swiftshader/third_party/LLVM/test/CodeGen/ARM/
Dvtbl.ll54 ;CHECK: vtbx.8
64 ;CHECK: vtbx.8
76 ;CHECK: vtbx.8
89 ;CHECK: vtbx.8
/external/llvm/test/CodeGen/ARM/
Dvtbl.ll54 ;CHECK: vtbx.8
64 ;CHECK: vtbx.8
76 ;CHECK: vtbx.8
89 ;CHECK: vtbx.8
/external/swiftshader/third_party/LLVM/test/MC/Disassembler/ARM/
Dneon-tests.txt57 # CHECK: vtbx.8 d18, {d4, d5, d6}, d7
Dneont2.txt1373 # CHECK: vtbx.8 d18, {d16}, d17
1375 # CHECK: vtbx.8 d19, {d16, d17}, d18
1377 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21
1379 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
Dneon.txt1630 # CHECK: vtbx.8 d18, {d16}, d17
1632 # CHECK: vtbx.8 d19, {d16, d17}, d18
1634 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21
1636 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
/external/llvm/test/MC/Disassembler/ARM/
Dneon-tests.txt57 # CHECK: vtbx.8 d18, {d4, d5, d6}, d7
Dneont2.txt1373 # CHECK: vtbx.8 d18, {d16}, d17
1375 # CHECK: vtbx.8 d19, {d16, d17}, d18
1377 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21
1379 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
Dneon.txt1630 # CHECK: vtbx.8 d18, {d16}, d17
1632 # CHECK: vtbx.8 d19, {d16, d17}, d18
1634 # CHECK: vtbx.8 d20, {d16, d17, d18}, d21
1636 # CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21
/external/arm-neon-tests/
Dref_vtbX.c179 vtbx##X##_##T2##W(VECT_VAR(default_vector, T1, W, N), \ in exec_vtbX()
/external/v8/src/arm/
Dassembler-arm.cc4654 const DwVfpRegister index, bool vtbx) { in EncodeNeonVTB() argument
4665 int op = vtbx ? 1 : 0; // vtbl = 0, vtbx = 1. in EncodeNeonVTB()
4676 void Assembler::vtbx(const DwVfpRegister dst, const NeonListOperand& list, in vtbx() function in v8::internal::Assembler
Dassembler-arm.h1417 void vtbx(const DwVfpRegister dst, const NeonListOperand& list,
Dsimulator-arm.cc4954 bool vtbx = instr->Bit(6) != 0; // vtbl / vtbx in DecodeSpecialCondition() local
4967 } else if (vtbx) { in DecodeSpecialCondition()
/external/clang/include/clang/Basic/
Darm_neon.td734 let InstName = "vtbx" in {
1317 let InstName = "vtbx" in {
/external/swiftshader/third_party/LLVM/lib/Target/ARM/
DARMInstrNEON.td4880 "vtbx", "8", "$Vd, \\{$Vn\\}, $Vm", "$orig = $Vd",
4887 "vtbx", "8", "$Vd, \\{$Vn, $tbl2\\}, $Vm", "$orig = $Vd", []>;
4892 "vtbx", "8", "$Vd, \\{$Vn, $tbl2, $tbl3\\}, $Vm",
4897 "vtbx", "8", "$Vd, \\{$Vn, $tbl2, $tbl3, $tbl4\\}, $Vm",
/external/vixl/src/aarch32/
Dassembler-aarch32.h6068 void vtbx(Condition cond,
6073 void vtbx(DataType dt, in vtbx() function
6077 vtbx(al, dt, rd, nreglist, rm); in vtbx()
Ddisasm-aarch32.h2606 void vtbx(Condition cond,
Ddisasm-aarch32.cc6902 void Disassembler::vtbx(Condition cond, in vtbx() function in vixl::aarch32::Disassembler
28796 vtbx(CurrentCond(), in DecodeT32()
42988 vtbx(al, in DecodeA32()
Dassembler-aarch32.cc27548 void Assembler::vtbx(Condition cond, in vtbx() function in vixl::aarch32::Assembler
27581 Delegate(kVtbx, &Assembler::vtbx, cond, dt, rd, nreglist, rm); in vtbx()
/external/llvm/lib/Target/ARM/
DARMInstrNEON.td6472 "vtbx", "8", "$Vd, $Vn, $Vm", "$orig = $Vd",
6479 "vtbx", "8", "$Vd, $Vn, $Vm", "$orig = $Vd", []>;
6484 "vtbx", "8", "$Vd, $Vn, $Vm",
6489 "vtbx", "8", "$Vd, $Vn, $Vm",

12