Lines Matching refs:TUL_NVRAM
311 outb(SE2CS | SE2DO, base + TUL_NVRAM); /* cs+start bit */ in initio_se2_instr()
313 outb(SE2CS | SE2CLK | SE2DO, base + TUL_NVRAM); /* +CLK */ in initio_se2_instr()
321 outb(b, base + TUL_NVRAM); in initio_se2_instr()
323 outb(b | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_instr()
327 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_instr()
341 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_ew_en()
355 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_ew_ds()
377 outb(SE2CS | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_rd()
379 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_rd()
382 rb = inb(base + TUL_NVRAM); in initio_se2_rd()
388 outb(0, base + TUL_NVRAM); /* no chip select */ in initio_se2_rd()
412 outb(SE2CS | SE2DO, base + TUL_NVRAM); /* -CLK+dataBit 1 */ in initio_se2_wr()
414 outb(SE2CS, base + TUL_NVRAM); /* -CLK+dataBit 0 */ in initio_se2_wr()
416 outb(SE2CS | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_wr()
420 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_wr()
422 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_wr()
425 outb(SE2CS, base + TUL_NVRAM); /* +CS */ in initio_se2_wr()
429 outb(SE2CS | SE2CLK, base + TUL_NVRAM); /* +CLK */ in initio_se2_wr()
431 outb(SE2CS, base + TUL_NVRAM); /* -CLK */ in initio_se2_wr()
433 if ((rb = inb(base + TUL_NVRAM)) & SE2DI) in initio_se2_wr()
436 outb(0, base + TUL_NVRAM); /* -CS */ in initio_se2_wr()