Home
last modified time | relevance | path

Searched refs:csio_wr_reg32 (Results 1 – 7 of 7) sorted by relevance

/drivers/scsi/csiostor/
Dcsio_hw_t4.c99 csio_wr_reg32(hw, mem_win_base | BIR(0) | in csio_t4_set_mem_win()
214 csio_wr_reg32(hw, addr & ~0x3fU, MC_BIST_CMD_ADDR); in csio_t4_mc_read()
215 csio_wr_reg32(hw, 64, MC_BIST_CMD_LEN); in csio_t4_mc_read()
216 csio_wr_reg32(hw, 0xc, MC_BIST_DATA_PATTERN); in csio_t4_mc_read()
217 csio_wr_reg32(hw, BIST_OPCODE(1) | START_BIST | BIST_CMD_GAP(1), in csio_t4_mc_read()
255 csio_wr_reg32(hw, addr & ~0x3fU, EDC_BIST_CMD_ADDR + idx); in csio_t4_edc_read()
256 csio_wr_reg32(hw, 64, EDC_BIST_CMD_LEN + idx); in csio_t4_edc_read()
257 csio_wr_reg32(hw, 0xc, EDC_BIST_DATA_PATTERN + idx); in csio_t4_edc_read()
258 csio_wr_reg32(hw, BIST_OPCODE(1) | BIST_CMD_GAP(1) | START_BIST, in csio_t4_edc_read()
358 csio_wr_reg32(hw, pos, in csio_t4_memory_rw()
[all …]
Dcsio_hw_t5.c59 csio_wr_reg32(hw, mem_win_base | BIR(0) | in csio_t5_set_mem_win()
188 csio_wr_reg32(hw, addr & ~0x3fU, mc_bist_cmd_addr_reg); in csio_t5_mc_read()
189 csio_wr_reg32(hw, 64, mc_bist_cmd_len_reg); in csio_t5_mc_read()
190 csio_wr_reg32(hw, 0xc, mc_bist_data_pattern_reg); in csio_t5_mc_read()
191 csio_wr_reg32(hw, BIST_OPCODE(1) | START_BIST | BIST_CMD_GAP(1), in csio_t5_mc_read()
244 csio_wr_reg32(hw, addr & ~0x3fU, edc_bist_cmd_addr_reg); in csio_t5_edc_read()
245 csio_wr_reg32(hw, 64, edc_bist_cmd_len_reg); in csio_t5_edc_read()
246 csio_wr_reg32(hw, 0xc, edc_bist_cmd_data_pattern); in csio_t5_edc_read()
247 csio_wr_reg32(hw, BIST_OPCODE(1) | START_BIST | BIST_CMD_GAP(1), in csio_t5_edc_read()
346 csio_wr_reg32(hw, pos | win_pf, in csio_t5_memory_rw()
[all …]
Dcsio_wr.c54 csio_wr_reg32((_hw), (_val), SGE_FL_BUFFER_SIZE##_reg)
87 csio_wr_reg32(hw, DBPRIO(1) | QID(flq->un.fl.flid) | in csio_wr_ring_fldb()
98 csio_wr_reg32(hw, CIDXINC(0) | in csio_wr_sge_intr_enable()
991 csio_wr_reg32(hw, DBPRIO(prio) | QID(q->un.eq.physeqid) | in csio_wr_issue()
1251 csio_wr_reg32(hw, CIDXINC(q->inc_idx) | in csio_wr_process_iq()
1319 csio_wr_reg32(hw, HOSTPAGESIZEPF0(s_hps) | HOSTPAGESIZEPF1(s_hps) | in csio_wr_fixup_host_params()
1334 csio_wr_reg32(hw, PAGE_SIZE, SGE_FL_BUFFER_SIZE0); in csio_wr_fixup_host_params()
1341 csio_wr_reg32(hw, in csio_wr_fixup_host_params()
1345 csio_wr_reg32(hw, in csio_wr_fixup_host_params()
1351 csio_wr_reg32(hw, HPZ0(PAGE_SHIFT - 12), ULP_RX_TDDP_PSZ); in csio_wr_fixup_host_params()
[all …]
Dcsio_hw.c192 csio_wr_reg32(hw, addr, TP_PIO_ADDR); in csio_hw_tp_wr_bits_indirect()
194 csio_wr_reg32(hw, val, TP_PIO_DATA); in csio_hw_tp_wr_bits_indirect()
203 csio_wr_reg32(hw, val | value, reg); in csio_set_reg_field()
431 csio_wr_reg32(hw, lock | cont | BYTECNT(byte_cnt - 1), SF_OP); in csio_hw_sf1_read()
463 csio_wr_reg32(hw, val, SF_DATA); in csio_hw_sf1_write()
464 csio_wr_reg32(hw, cont | BYTECNT(byte_cnt - 1) | OP_WR | lock, SF_OP); in csio_hw_sf1_write()
537 csio_wr_reg32(hw, 0, SF_OP); /* unlock SF */ in csio_hw_read_flash()
590 csio_wr_reg32(hw, 0, SF_OP); /* unlock SF */ in csio_hw_write_flash()
607 csio_wr_reg32(hw, 0, SF_OP); /* unlock SF */ in csio_hw_write_flash()
645 csio_wr_reg32(hw, 0, SF_OP); /* unlock SF */ in csio_hw_flash_erase_sectors()
[all …]
Dcsio_mb.c1183 csio_wr_reg32(hw, MBMSGRDYINTEN(1), MYPF_REG(CIM_PF_HOST_INT_ENABLE)); in csio_mb_intr_enable()
1196 csio_wr_reg32(hw, MBMSGRDYINTEN(0), MYPF_REG(CIM_PF_HOST_INT_ENABLE)); in csio_mb_intr_disable()
1243 csio_wr_reg32(hw, MBMSGVALID | MBINTREQ | MBOWNER(CSIO_MBOWNER_FW), in csio_mb_debug_cmd_handler()
1350 csio_wr_reg32(hw, MBMSGVALID | MBINTREQ | in csio_mb_issue()
1353 csio_wr_reg32(hw, MBMSGVALID | MBOWNER(CSIO_MBOWNER_FW), in csio_mb_issue()
1376 csio_wr_reg32(hw, 0, ctl_reg); in csio_mb_issue()
1395 csio_wr_reg32(hw, 0, ctl_reg); in csio_mb_issue()
1556 csio_wr_reg32(hw, MBMSGRDYINT, MYPF_REG(CIM_PF_HOST_INT_CAUSE)); in csio_mb_isr_handler()
1557 csio_wr_reg32(hw, PFCIM, MYPF_REG(PL_PF_INT_CAUSE)); in csio_mb_isr_handler()
1569 csio_wr_reg32(hw, 0, ctl_reg); in csio_mb_isr_handler()
[all …]
Dcsio_hw.h563 #define csio_wr_reg32(_h, _v, _r) writel((_v), \ macro
Dcsio_isr.c320 csio_wr_reg32(hw, 0, MYPF_REG(PCIE_PF_CLI)); in csio_fcoe_isr()