Lines Matching refs:IXP4XX_GPIO_IRQ
155 int port = (irq == IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N)); in hss_dcd_irq()
168 irq = IXP4XX_GPIO_IRQ(GPIO_HSS0_DCD_N); in hss_open()
170 irq = IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N); in hss_open()
191 free_irq(port ? IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N) : in hss_close()
192 IXP4XX_GPIO_IRQ(GPIO_HSS0_DCD_N), pdev); in hss_close()
432 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_HSS0_DCD_N), IRQ_TYPE_EDGE_BOTH); in gmlr_init()
433 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_HSS1_DCD_N), IRQ_TYPE_EDGE_BOTH); in gmlr_init()
453 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHA), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
454 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHB), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
455 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_NEC), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
456 irq_set_irq_type(IXP4XX_GPIO_IRQ(GPIO_IRQ_MPCI), IRQ_TYPE_LEVEL_LOW); in gmlr_pci_preinit()
477 case SLOT_ETHA: return IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHA); in gmlr_map_irq()
478 case SLOT_ETHB: return IXP4XX_GPIO_IRQ(GPIO_IRQ_ETHB); in gmlr_map_irq()
479 case SLOT_NEC: return IXP4XX_GPIO_IRQ(GPIO_IRQ_NEC); in gmlr_map_irq()
480 default: return IXP4XX_GPIO_IRQ(GPIO_IRQ_MPCI); in gmlr_map_irq()