Searched refs:MSR_P4_FSB_ESCR0 (Results 1 – 3 of 3) sorted by relevance
/arch/x86/kernel/cpu/ |
D | perf_event_p4.c | 168 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 }, 202 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 }, 324 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 }, 383 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 }, 389 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 }, 395 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 }, 401 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 }, 1148 P4_ESCR_MSR_TABLE_ENTRY(MSR_P4_FSB_ESCR0),
|
/arch/x86/oprofile/ |
D | op_model_p4.c | 183 { { CTR_BPU_0, MSR_P4_FSB_ESCR0}, 195 { { CTR_BPU_0, MSR_P4_FSB_ESCR0}, 279 { { CTR_BPU_0, MSR_P4_FSB_ESCR0},
|
/arch/x86/include/uapi/asm/ |
D | msr-index.h | 506 #define MSR_P4_FSB_ESCR0 0x000003a2 macro
|