Home
last modified time | relevance | path

Searched refs:TMU3 (Results 1 – 8 of 8) sorted by relevance

/arch/sh/kernel/cpu/sh4/
Dsetup-sh7750.c192 TMU3, TMU4, TMU0, TMU1, TMU2, RTC, SCI1, SCIF, WDT, REF, enumerator
218 TMU4, TMU3,
261 INTC_VECT(TMU3, 0xb00), INTC_VECT(TMU4, 0xb80),
267 0, 0, 0, 0, 0, 0, TMU4, TMU3,
/arch/sh/kernel/cpu/sh4a/
Dsetup-shx3.c175 TMU0, TMU1, TMU2, TMU3, TMU4, TMU5, enumerator
203 INTC_VECT(TMU2, 0x440), INTC_VECT(TMU3, 0x460),
274 0, TMU5, TMU4, TMU3, TMU2, TMU1, TMU0, 0, },
297 TMU3, TMU2, TMU1, TMU0 } },
Dsetup-sh7763.c250 TMU3, TMU4, TMU5, ADC, SSI0, SSI1, SSI2, SSI3, enumerator
291 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
303 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
322 { 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
Dsetup-sh7780.c311 SCIF1, SIOF, HSPI, MMCIF, TMU3, TMU4, TMU5, SSI, FLCTL, GPIO, enumerator
345 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
356 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
370 { 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
Dsetup-sh7785.c390 TMU3, TMU4, TMU5, enumerator
431 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
443 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
472 { 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, } },
Dsetup-sh7770.c349 TMU3, TMU4, TMU5, TMU5_TICPI, enumerator
373 INTC_VECT(TMU3, 0x480), INTC_VECT(TMU4, 0x4a0),
419 INTC_GROUP(TMU, TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5,
456 { TMU1, TMU2, TMU2_TICPI, TMU3 } },
Dsetup-sh7786.c490 TMU2, TMU3, enumerator
530 INTC_VECT(TMU2, 0x7a0), INTC_VECT(TMU3, 0x7c0),
603 TMU2, TMU3, 0, }, INTC_SMP_BALANCING(INT2DISTCR1) },
640 { 0xfe410820, 0, 32, 8, /* INT2PRI8 */ { SCIF1, TMU2, TMU3, 0 } },
Dsetup-sh7757.c798 TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5, enumerator
889 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
952 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
1067 { INT2PRI1, 0, 32, 8, { TMU3, TMU4, TMU5, SDHI } },