• Home
  • Raw
  • Download

Lines Matching refs:v

36 #define BF_CLKCTRL_PLL0CTRL0_LFR_SEL(v)  \  argument
37 (((v) << 28) & BM_CLKCTRL_PLL0CTRL0_LFR_SEL)
44 #define BF_CLKCTRL_PLL0CTRL0_CP_SEL(v) \ argument
45 (((v) << 24) & BM_CLKCTRL_PLL0CTRL0_CP_SEL)
52 #define BF_CLKCTRL_PLL0CTRL0_DIV_SEL(v) \ argument
53 (((v) << 20) & BM_CLKCTRL_PLL0CTRL0_DIV_SEL)
67 #define BF_CLKCTRL_PLL0CTRL1_LOCK_COUNT(v) \ argument
68 (((v) << 0) & BM_CLKCTRL_PLL0CTRL1_LOCK_COUNT)
78 #define BF_CLKCTRL_PLL1CTRL0_LFR_SEL(v) \ argument
79 (((v) << 28) & BM_CLKCTRL_PLL1CTRL0_LFR_SEL)
86 #define BF_CLKCTRL_PLL1CTRL0_CP_SEL(v) \ argument
87 (((v) << 24) & BM_CLKCTRL_PLL1CTRL0_CP_SEL)
94 #define BF_CLKCTRL_PLL1CTRL0_DIV_SEL(v) \ argument
95 (((v) << 20) & BM_CLKCTRL_PLL1CTRL0_DIV_SEL)
109 #define BF_CLKCTRL_PLL1CTRL1_LOCK_COUNT(v) \ argument
110 (((v) << 0) & BM_CLKCTRL_PLL1CTRL1_LOCK_COUNT)
120 #define BF_CLKCTRL_PLL2CTRL0_LFR_SEL(v) \ argument
121 (((v) << 28) & BM_CLKCTRL_PLL2CTRL0_LFR_SEL)
125 #define BF_CLKCTRL_PLL2CTRL0_CP_SEL(v) \ argument
126 (((v) << 24) & BM_CLKCTRL_PLL2CTRL0_CP_SEL)
139 #define BF_CLKCTRL_CPU_DIV_XTAL(v) \ argument
140 (((v) << 16) & BM_CLKCTRL_CPU_DIV_XTAL)
145 #define BF_CLKCTRL_CPU_DIV_CPU(v) \ argument
146 (((v) << 0) & BM_CLKCTRL_CPU_DIV_CPU)
167 #define BF_CLKCTRL_HBUS_SLOW_DIV(v) \ argument
168 (((v) << 16) & BM_CLKCTRL_HBUS_SLOW_DIV)
178 #define BF_CLKCTRL_HBUS_DIV(v) \ argument
179 (((v) << 0) & BM_CLKCTRL_HBUS_DIV)
188 #define BF_CLKCTRL_XBUS_DIV(v) \ argument
189 (((v) << 0) & BM_CLKCTRL_XBUS_DIV)
204 #define BF_CLKCTRL_XTAL_DIV_UART(v) \ argument
205 (((v) << 0) & BM_CLKCTRL_XTAL_DIV_UART)
215 #define BF_CLKCTRL_SSP0_DIV(v) \ argument
216 (((v) << 0) & BM_CLKCTRL_SSP0_DIV)
226 #define BF_CLKCTRL_SSP1_DIV(v) \ argument
227 (((v) << 0) & BM_CLKCTRL_SSP1_DIV)
237 #define BF_CLKCTRL_SSP2_DIV(v) \ argument
238 (((v) << 0) & BM_CLKCTRL_SSP2_DIV)
248 #define BF_CLKCTRL_SSP3_DIV(v) \ argument
249 (((v) << 0) & BM_CLKCTRL_SSP3_DIV)
259 #define BF_CLKCTRL_GPMI_DIV(v) \ argument
260 (((v) << 0) & BM_CLKCTRL_GPMI_DIV)
280 #define BF_CLKCTRL_EMI_DIV_XTAL(v) \ argument
281 (((v) << 8) & BM_CLKCTRL_EMI_DIV_XTAL)
284 #define BF_CLKCTRL_EMI_DIV_EMI(v) \ argument
285 (((v) << 0) & BM_CLKCTRL_EMI_DIV_EMI)
295 #define BF_CLKCTRL_SAIF0_DIV(v) \ argument
296 (((v) << 0) & BM_CLKCTRL_SAIF0_DIV)
306 #define BF_CLKCTRL_SAIF1_DIV(v) \ argument
307 (((v) << 0) & BM_CLKCTRL_SAIF1_DIV)
317 #define BF_CLKCTRL_DIS_LCDIF_DIV(v) \ argument
318 (((v) << 0) & BM_CLKCTRL_DIS_LCDIF_DIV)
327 #define BF_CLKCTRL_ETM_DIV(v) \ argument
328 (((v) << 0) & BM_CLKCTRL_ETM_DIV)
339 #define BF_CLKCTRL_ENET_DIV_TIME(v) \ argument
340 (((v) << 21) & BM_CLKCTRL_ENET_DIV_TIME)
344 #define BF_CLKCTRL_ENET_DIV(v) \ argument
345 (((v) << 21) & BM_CLKCTRL_ENET_DIV)
348 #define BF_CLKCTRL_ENET_TIME_SEL(v) \ argument
349 (((v) << 19) & BM_CLKCTRL_ENET_TIME_SEL)
363 #define BF_CLKCTRL_HSADC_FREQDIV(v) \ argument
364 (((v) << 28) & BM_CLKCTRL_HSADC_FREQDIV)
385 #define BF_CLKCTRL_FRAC0_IO0FRAC(v) \ argument
386 (((v) << 24) & BM_CLKCTRL_FRAC0_IO0FRAC)
392 #define BF_CLKCTRL_FRAC0_IO1FRAC(v) \ argument
393 (((v) << 16) & BM_CLKCTRL_FRAC0_IO1FRAC)
399 #define BF_CLKCTRL_FRAC0_EMIFRAC(v) \ argument
400 (((v) << 8) & BM_CLKCTRL_FRAC0_EMIFRAC)
406 #define BF_CLKCTRL_FRAC0_CPUFRAC(v) \ argument
407 (((v) << 0) & BM_CLKCTRL_FRAC0_CPUFRAC)
419 #define BF_CLKCTRL_FRAC1_GPMIFRAC(v) \ argument
420 (((v) << 16) & BM_CLKCTRL_FRAC1_GPMIFRAC)
426 #define BF_CLKCTRL_FRAC1_HSADCFRAC(v) \ argument
427 (((v) << 8) & BM_CLKCTRL_FRAC1_HSADCFRAC)
433 #define BF_CLKCTRL_FRAC1_PIXFRAC(v) \ argument
434 (((v) << 0) & BM_CLKCTRL_FRAC1_PIXFRAC)
468 #define BF_CLKCTRL_STATUS_CPU_LIMIT(v) \ argument
469 (((v) << 30) & BM_CLKCTRL_STATUS_CPU_LIMIT)
475 #define BF_CLKCTRL_VERSION_MAJOR(v) \ argument
476 (((v) << 24) & BM_CLKCTRL_VERSION_MAJOR)
479 #define BF_CLKCTRL_VERSION_MINOR(v) \ argument
480 (((v) << 16) & BM_CLKCTRL_VERSION_MINOR)
483 #define BF_CLKCTRL_VERSION_STEP(v) \ argument
484 (((v) << 0) & BM_CLKCTRL_VERSION_STEP)