Home
last modified time | relevance | path

Searched refs:MSR_P4_FSB_ESCR1 (Results 1 – 3 of 3) sorted by relevance

/arch/x86/kernel/cpu/
Dperf_event_p4.c168 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
185 .escr_msr = { MSR_P4_FSB_ESCR1, MSR_P4_FSB_ESCR1 },
202 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
324 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
383 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
389 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
395 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
401 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
1150 P4_ESCR_MSR_TABLE_ENTRY(MSR_P4_FSB_ESCR1),
/arch/x86/oprofile/
Dop_model_p4.c189 { { CTR_BPU_2, MSR_P4_FSB_ESCR1},
196 { CTR_BPU_2, MSR_P4_FSB_ESCR1} }
280 { CTR_BPU_2, MSR_P4_FSB_ESCR1} }
/arch/x86/include/asm/
Dmsr-index.h396 #define MSR_P4_FSB_ESCR1 0x000003a3 macro