• Home
  • Raw
  • Download

Lines Matching refs:u8

136 	u8  sleep_auth;
137 u8 padding[3];
189 u8 role_id;
190 u8 wone_index; /* Reserved */
191 u8 slot_time;
192 u8 reserved[5];
202 u8 role_id;
203 u8 enabled;
204 u8 num_groups;
205 u8 pad[1];
206 u8 mac_table[ADDRESS_GROUP_MAX_LEN];
212 u8 role_id;
213 u8 reserved;
216 u8 padding[2];
222 u8 role_id;
223 u8 reserved;
230 u8 role_id;
231 u8 enable;
239 u8 max_num_beacons;
240 u8 pad[1];
279 u8 role_id;
280 u8 num_ie;
281 u8 pad[2];
282 u8 table[BEACON_FILTER_TABLE_MAX_SIZE];
288 u8 role_id;
289 u8 padding[3];
297 u8 enable;
298 u8 pad[3];
305 u8 param_idx;
306 u8 padding[3];
312 u8 enable;
313 u8 padding[3];
322 u8 tx_energy_detection;
323 u8 pad;
329 u8 role_id;
331 u8 rx_broadcast_in_ps;
337 u8 ps_poll_threshold;
338 u8 pad[1];
360 u8 role_id;
361 u8 padding[3];
369 u8 role_id;
370 u8 current_tx_power;
371 u8 padding[2];
377 u8 role_id;
378 u8 wake_up_event; /* Only one bit can be set */
379 u8 listen_interval;
380 u8 pad[1];
389 u8 role_id;
390 u8 reserved;
406 u8 role_id;
407 u8 preamble;
408 u8 padding[2];
418 u8 role_id;
419 u8 ctsprotect;
420 u8 padding[2];
425 u8 short_retry_limit;
426 u8 long_retry_limit;
427 u8 aflags;
428 u8 reserved;
440 u8 role_id;
441 u8 ac;
442 u8 aifsn;
443 u8 cw_min;
450 u8 role_id;
451 u8 queue_id;
452 u8 channel_type;
453 u8 tsid;
454 u8 ps_scheme;
455 u8 ack_policy;
456 u8 padding[2];
463 u8 padding[2];
475 u8 rx_mem_block_num;
476 u8 tx_min_mem_block_num;
477 u8 num_stations;
478 u8 num_ssid_profiles;
480 u8 dyn_mem_enable;
481 u8 tx_free_req;
482 u8 rx_free_req;
483 u8 tx_min;
484 u8 fwlog_blocks;
485 u8 padding[3];
526 u8 *tx_cbuf;
527 u8 *rx_cbuf;
538 u8 queue_type;
539 u8 reserved;
546 u8 role_id;
547 u8 enable;
548 u8 max_consecutive;
549 u8 padding[1];
562 u8 role_id;
563 u8 version; /* ACX_IPV4_VERSION, ACX_IPV6_VERSION */
564 u8 enable; /* bitmap of enabled ARP filtering features */
565 u8 padding[1];
566 u8 address[16]; /* The configured device IP address - all ARP
576 u8 host_fast_wakeup_support;
577 u8 padding[3];
583 u8 role_id;
584 u8 enabled;
585 u8 padding[2];
601 u8 role_id;
602 u8 index;
603 u8 tpl_validation;
604 u8 trigger;
646 u8 role_id;
647 u8 metric;
648 u8 type;
649 u8 dir;
652 u8 hysteresis;
653 u8 index;
654 u8 enable;
655 u8 padding[1];
661 u8 role_id;
662 u8 padding[3];
663 u8 rssi_beacon;
664 u8 rssi_data;
665 u8 snr_beacon;
666 u8 snr_data;
685 u8 hlid;
691 u8 ampdu_max_length;
694 u8 ampdu_min_spacing;
696 u8 padding;
706 u8 role_id;
709 u8 rifs_mode;
712 u8 ht_protection;
715 u8 gf_protection;
718 u8 ht_tx_burst_limit;
727 u8 dual_cts_protection;
729 u8 padding[2];
736 u8 role_id;
742 u8 tid_bitmap;
745 u8 win_size;
747 u8 padding1[1];
752 u8 padding[2];
759 u8 hlid;
761 u8 tid;
763 u8 enable;
766 u8 win_size;
771 u8 padding[2];
777 u8 role_id;
778 u8 padding1[3];
783 u8 last_dtim_count;
784 u8 padding2[3];
790 u8 role_id;
791 u8 tid;
792 u8 enable;
795 u8 period;
798 u8 timeout;
799 u8 padding[3];
805 u8 role_id;
806 u8 padding_1;
818 u8 exit_retries;
819 u8 enter_retries;
820 u8 padding[2];
827 u8 addr[ETH_ALEN];
828 u8 role_id;
829 u8 padding;
839 u8 enable;
844 u8 swallow_period;
849 u8 n_divider_fref_set_1;
854 u8 n_divider_fref_set_2;
883 u8 fm_disturbed_band_margin;
888 u8 swallow_clk_diff;
895 u8 index; /* 0xff to configure all params */
896 u8 padding1;
902 u8 inverse_curiosity_factor;
903 u8 tx_fail_low_th;
904 u8 tx_fail_high_th;
905 u8 per_alpha_shift;
906 u8 per_add_shift;
907 u8 per_beta1_shift;
908 u8 per_beta2_shift;
909 u8 rate_check_up;
910 u8 rate_check_down;
911 u8 rate_retry_policy[ACX_RATE_MGMT_NUM_OF_RATES];
912 u8 padding2[2];
919 u8 hangover_period;
920 u8 dynamic_mode;
921 u8 early_termination_mode;
922 u8 max_period;
923 u8 min_period;
924 u8 increase_delta;
925 u8 decrease_delta;
926 u8 quiet_time;
927 u8 increase_time;
928 u8 window_size;
929 u8 padding[2];
935 u8 enable;
938 u8 default_action;
940 u8 pad[2];
947 u8 enable;
950 u8 index;
952 u8 action;
954 u8 num_fields;
955 u8 fields[0];
961 u8 role_id;
962 u8 pad[3];
964 u8 snr_data;
965 u8 snr_bacon;
1045 u8 wake_up_event, u8 listen_interval);
1046 int wl1271_acx_sleep_auth(struct wl1271 *wl, u8 sleep_auth);
1081 u8 idx);
1083 u8 ac, u8 cw_min, u16 cw_max, u8 aifsn, u16 txop);
1085 u8 queue_id, u8 channel_type,
1086 u8 tsid, u8 ps_scheme, u8 ack_policy,
1097 u8 enable, __be32 address);
1102 u8 index, u8 tpl_valid);
1104 bool enable, s16 thold, u8 hyst);
1109 bool allow_ht_operation, u8 hlid);
1115 int wl12xx_acx_set_ba_receiver_session(struct wl1271 *wl, u8 tid_index,
1116 u16 ssn, bool enable, u8 peer_hlid,
1117 u8 win_size);
1125 struct wl12xx_vif *wlvif, u8 *addr);
1135 int wl1271_acx_set_rx_filter(struct wl1271 *wl, u8 index, bool enable,