Home
last modified time | relevance | path

Searched refs:TMU0 (Results 1 – 16 of 16) sorted by relevance

/arch/sh/kernel/cpu/sh4/
Dsetup-sh4-202.c91 HUDI, TMU0, TMU1, TMU2, RTC, SCIF, WDT, enumerator
96 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
106 { 0xffd00004, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
Dsetup-sh7750.c187 TMU3, TMU4, TMU0, TMU1, TMU2, RTC, SCI1, SCIF, WDT, REF, enumerator
195 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
208 { 0xffd00004, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
Dsetup-sh7760.c38 TMU0, TMU1, TMU2, enumerator
74 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
106 { 0xffd00004, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
/arch/sh/kernel/cpu/sh3/
Dsetup-sh7705.c31 TMU0, TMU1, TMU2, enumerator
49 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
58 { 0xfffffee2, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
Dsetup-sh7710.c29 TMU0, TMU1, TMU2, enumerator
51 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
60 { 0xfffffee2, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
Dsetup-sh770x.c33 TMU0, TMU1, TMU2, enumerator
38 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
70 { 0xfffffee2, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
Dsetup-sh7720.c225 TMU0, TMU1, TMU2, RTC, enumerator
240 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
269 { 0xA414FEE2UL, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, RTC } },
/arch/sh/kernel/cpu/sh4a/
Dsetup-sh7366.c268 TMU0, TMU1, TMU2, enumerator
302 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
327 { 0, TMU2, TMU1, TMU0, VEU2, 0, 0, LCDC } },
348 { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
Dsetup-sh7343.c326 TMU0, TMU1, TMU2, enumerator
364 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
390 { 0, TMU2, TMU1, TMU0, JPU, 0, 0, LCDC } },
411 { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2 } },
Dsetup-sh7763.c242 RTC, WDT, TMU0, TMU1, TMU2, TMU2_TICPI, enumerator
258 INTC_VECT(WDT, 0x560), INTC_VECT(TMU0, 0x580),
299 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
317 { 0xffd40000, 0, 32, 8, /* INT2PRI0 */ { TMU0, TMU1,
Dsetup-shx3.c172 TMU0, TMU1, TMU2, TMU3, TMU4, TMU5, enumerator
199 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
271 0, TMU5, TMU4, TMU3, TMU2, TMU1, TMU0, 0, },
294 TMU3, TMU2, TMU1, TMU0 } },
Dsetup-sh7780.c306 RTC, WDT, TMU0, TMU1, TMU2, TMU2_TICPI, enumerator
320 INTC_VECT(TMU0, 0x580), INTC_VECT(TMU1, 0x5a0),
353 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
366 { 0xffd40000, 0, 32, 8, /* INT2PRI0 */ { TMU0, TMU1,
Dsetup-sh7770.c338 TMU0, TMU1, TMU2, TMU2_TICPI, enumerator
361 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
409 INTC_GROUP(TMU, TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5,
431 { 0xffe00000, 0, 32, 8, /* INT2PRI0 */ { GPIO, TMU0, 0, HAC } },
Dsetup-sh7722.c542 TMU0, TMU1, TMU2, enumerator
577 INTC_VECT(TMU0, 0x400), INTC_VECT(TMU1, 0x420),
604 { 0, TMU2, TMU1, TMU0, JPU, 0, 0, LCDC } },
625 { 0xa4080000, 0, 16, 4, /* IPRA */ { TMU0, TMU1, TMU2, IRDA } },
Dsetup-sh7785.c379 WDT, TMU0, TMU1, TMU2, TMU2_TICPI, enumerator
396 INTC_VECT(TMU0, 0x580), INTC_VECT(TMU1, 0x5a0),
436 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
464 { 0xffd40000, 0, 32, 8, /* INT2PRI0 */ { TMU0, TMU1,
Dsetup-sh7757.c795 TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5, enumerator
849 INTC_VECT(TMU0, 0x580), INTC_VECT(TMU1, 0x5a0),
948 INTC_GROUP(TMU012, TMU0, TMU1, TMU2, TMU2_TICPI),
1063 { INT2PRI0, 0, 32, 8, { TMU0, TMU1, TMU2, TMU2_TICPI } },