Searched refs:GPIO_GPIO (Results 1 – 15 of 15) sorted by relevance
/arch/unicore32/include/mach/ |
D | regs-gpio.h | 41 #define GPIO_GPIO(Nb) (0x00000001 << (Nb)) /* GPIO [0..27] */ macro 42 #define GPIO_GPIO0 GPIO_GPIO(0) /* GPIO [0] */ 43 #define GPIO_GPIO1 GPIO_GPIO(1) /* GPIO [1] */ 44 #define GPIO_GPIO2 GPIO_GPIO(2) /* GPIO [2] */ 45 #define GPIO_GPIO3 GPIO_GPIO(3) /* GPIO [3] */ 46 #define GPIO_GPIO4 GPIO_GPIO(4) /* GPIO [4] */ 47 #define GPIO_GPIO5 GPIO_GPIO(5) /* GPIO [5] */ 48 #define GPIO_GPIO6 GPIO_GPIO(6) /* GPIO [6] */ 49 #define GPIO_GPIO7 GPIO_GPIO(7) /* GPIO [7] */ 50 #define GPIO_GPIO8 GPIO_GPIO(8) /* GPIO [8] */ [all …]
|
/arch/arm/mach-sa1100/include/mach/ |
D | shannon.h | 7 #define SHANNON_GPIO_SPI_FLASH GPIO_GPIO (0) /* Output - Driven low, enables SPI to flash */ 8 #define SHANNON_GPIO_SPI_DSP GPIO_GPIO (1) /* Output - Driven low, enables SPI to DSP */ 10 #define SHANNON_GPIO_SPI_OUTPUT GPIO_GPIO (10) /* Output - SPI output to DSP */ 11 #define SHANNON_GPIO_SPI_INPUT GPIO_GPIO (11) /* Input - SPI input from DSP */ 12 #define SHANNON_GPIO_SPI_CLOCK GPIO_GPIO (12) /* Output - Clock for SPI */ 13 #define SHANNON_GPIO_SPI_FRAME GPIO_GPIO (13) /* Output - Frame marker - not used */ 14 #define SHANNON_GPIO_SPI_RTS GPIO_GPIO (14) /* Input - SPI Ready to Send */ 16 #define SHANNON_GPIO_SPI_CTS GPIO_GPIO (15) /* Output - SPI Clear to Send */ 17 #define SHANNON_GPIO_IRQ_CODEC GPIO_GPIO (16) /* in, irq from ucb1200 */ 19 #define SHANNON_GPIO_DSP_RESET GPIO_GPIO (17) /* Output - Drive low to reset the DSP */ [all …]
|
D | collie.h | 56 #define _COLLIE_GPIO_ON_KEY GPIO_GPIO(0) 57 #define _COLLIE_GPIO_AC_IN GPIO_GPIO(1) 58 #define _COLLIE_GPIO_nREMOCON_INT GPIO_GPIO(15) 59 #define _COLLIE_GPIO_UCB1x00_RESET GPIO_GPIO(16) 60 #define _COLLIE_GPIO_nMIC_ON GPIO_GPIO(17) 61 #define _COLLIE_GPIO_nREMOCON_ON GPIO_GPIO(18) 62 #define _COLLIE_GPIO_CO GPIO_GPIO(20) 63 #define _COLLIE_GPIO_WAKEUP GPIO_GPIO(24)
|
D | assabet.h | 91 #define ASSABET_GPIO_RADIO_IRQ GPIO_GPIO (14) /* Radio interrupt request */ 92 #define ASSABET_GPIO_PS_MODE_SYNC GPIO_GPIO (16) /* Power supply mode/sync */ 93 #define ASSABET_GPIO_STEREO_64FS_CLK GPIO_GPIO (19) /* SSP UDA1341 clock input */ 94 #define ASSABET_GPIO_GFX_IRQ GPIO_GPIO (24) /* Graphics IRQ */ 95 #define ASSABET_GPIO_BATT_LOW GPIO_GPIO (26) /* Low battery */ 96 #define ASSABET_GPIO_RCLK GPIO_GPIO (26) /* CCLK/2 */
|
D | SA-1100.h | 901 #define PWER_GPIO(Nb) GPIO_GPIO (Nb) /* GPIO [0..27] wake-up enable */ 1116 #define GPIO_GPIO(Nb) /* GPIO [0..27] */ \ macro 1118 #define GPIO_GPIO0 GPIO_GPIO (0) /* GPIO [0] */ 1119 #define GPIO_GPIO1 GPIO_GPIO (1) /* GPIO [1] */ 1120 #define GPIO_GPIO2 GPIO_GPIO (2) /* GPIO [2] */ 1121 #define GPIO_GPIO3 GPIO_GPIO (3) /* GPIO [3] */ 1122 #define GPIO_GPIO4 GPIO_GPIO (4) /* GPIO [4] */ 1123 #define GPIO_GPIO5 GPIO_GPIO (5) /* GPIO [5] */ 1124 #define GPIO_GPIO6 GPIO_GPIO (6) /* GPIO [6] */ 1125 #define GPIO_GPIO7 GPIO_GPIO (7) /* GPIO [7] */ [all …]
|
/arch/arm/mach-w90x900/ |
D | gpio.c | 32 #define GPIO_GPIO(Nb) (0x00000001 << (Nb)) macro 61 regval &= GPIO_GPIO(offset); in nuc900_gpio_get() 78 regval |= GPIO_GPIO(offset); in nuc900_gpio_set() 80 regval &= ~GPIO_GPIO(offset); in nuc900_gpio_set() 97 regval &= ~GPIO_GPIO(offset); in nuc900_dir_input() 116 regval |= GPIO_GPIO(offset); in nuc900_dir_output() 122 regval |= GPIO_GPIO(offset); in nuc900_dir_output() 124 regval &= ~GPIO_GPIO(offset); in nuc900_dir_output()
|
/arch/arm/mach-imx/ |
D | mach-pca100.c | 63 SD2_CD | GPIO_GPIO | GPIO_IN, 100 OTG_PHY_CS_GPIO | GPIO_GPIO | GPIO_OUT, 114 USBH2_PHY_CS_GPIO | GPIO_GPIO | GPIO_OUT, 152 GPIO_PORTC | 31 | GPIO_GPIO | GPIO_IN, /* GPIO0_IRQ */ 153 GPIO_PORTC | 25 | GPIO_GPIO | GPIO_IN, /* GPIO1_IRQ */ 154 GPIO_PORTE | 5 | GPIO_GPIO | GPIO_IN, /* GPIO2_IRQ */ 214 mxc_gpio_mode(GPIO_PORTC | 20 | GPIO_GPIO | GPIO_OUT); in pca100_ac97_warm_reset() 224 mxc_gpio_mode(GPIO_PORTC | 20 | GPIO_GPIO | GPIO_OUT); /* FS */ in pca100_ac97_cold_reset() 226 mxc_gpio_mode(GPIO_PORTC | 22 | GPIO_GPIO | GPIO_OUT); /* TX */ in pca100_ac97_cold_reset() 228 mxc_gpio_mode(GPIO_PORTC | 28 | GPIO_GPIO | GPIO_OUT); /* reset */ in pca100_ac97_cold_reset() [all …]
|
D | mach-imx27_visstrim_m10.c | 115 OTG_PHY_CS_GPIO | GPIO_GPIO | GPIO_OUT, 131 TVP5150_RSTN | GPIO_GPIO | GPIO_OUT, 132 TVP5150_PWDN | GPIO_GPIO | GPIO_OUT, 146 MOTHERBOARD_BIT2 | GPIO_GPIO | GPIO_IN | GPIO_PUEN, 147 MOTHERBOARD_BIT1 | GPIO_GPIO | GPIO_IN | GPIO_PUEN, 148 MOTHERBOARD_BIT0 | GPIO_GPIO | GPIO_IN | GPIO_PUEN, 150 EXPBOARD_BIT2 | GPIO_GPIO | GPIO_IN | GPIO_PUEN, 151 EXPBOARD_BIT1 | GPIO_GPIO | GPIO_IN | GPIO_PUEN, 152 EXPBOARD_BIT0 | GPIO_GPIO | GPIO_IN | GPIO_PUEN, 154 AMP_GAIN_0 | GPIO_GPIO | GPIO_OUT, [all …]
|
D | mach-mx27_3ds.c | 91 SD1_EN_GPIO | GPIO_GPIO | GPIO_OUT, 93 OTG_PHY_RESET_GPIO | GPIO_GPIO | GPIO_OUT, 111 SPI1_SS0 | GPIO_GPIO | GPIO_OUT, 116 SPI2_SS0 | GPIO_GPIO | GPIO_OUT, 121 PMIC_INT | GPIO_GPIO | GPIO_IN, 145 LCD_ENABLE | GPIO_GPIO | GPIO_OUT, 146 LCD_RESET | GPIO_GPIO | GPIO_OUT, 160 CSI_PWRDWN | GPIO_GPIO | GPIO_OUT, 161 CSI_RESET | GPIO_GPIO | GPIO_OUT,
|
D | iomux-v1.h | 72 #define GPIO_GPIO (3 << GPIO_OCR_SHIFT) macro
|
D | mach-mx21ads.c | 64 (GPIO_PORTE | GPIO_GPIO | GPIO_IN | 11),
|
/arch/unicore32/kernel/ |
D | gpio.c | 55 return readl(GPIO_GPLR) & GPIO_GPIO(offset); in puv3_gpio_get() 61 writel(GPIO_GPIO(offset), GPIO_GPSR); in puv3_gpio_set() 63 writel(GPIO_GPIO(offset), GPIO_GPCR); in puv3_gpio_set() 71 writel(readl(GPIO_GPDR) & ~GPIO_GPIO(offset), GPIO_GPDR); in puv3_direction_input() 83 writel(readl(GPIO_GPDR) | GPIO_GPIO(offset), GPIO_GPDR); in puv3_direction_output()
|
/arch/unicore32/include/asm/ |
D | gpio.h | 70 return readl(GPIO_GPLR) & GPIO_GPIO(gpio); in gpio_get_value() 79 writel(GPIO_GPIO(gpio), GPIO_GPSR); in gpio_set_value() 81 writel(GPIO_GPIO(gpio), GPIO_GPCR); in gpio_set_value()
|
/arch/arm/mach-sa1100/ |
D | pleb.c | 35 #define GPIO_ETH0_IRQ GPIO_GPIO(21) 36 #define GPIO_ETH0_EN GPIO_GPIO(26)
|
D | assabet.c | 92 #define SDA GPIO_GPIO(15) 93 #define SCK GPIO_GPIO(18) 94 #define MOD GPIO_GPIO(17)
|