Home
last modified time | relevance | path

Searched refs:MSR_P4_CRU_ESCR2 (Results 1 – 3 of 3) sorted by relevance

/arch/x86/oprofile/
Dop_model_p4.c111 { {CTR_IQ_4, MSR_P4_CRU_ESCR2},
213 { { CTR_IQ_4, MSR_P4_CRU_ESCR2},
273 { { CTR_IQ_4, MSR_P4_CRU_ESCR2},
297 { { CTR_IQ_4, MSR_P4_CRU_ESCR2},
303 { { CTR_IQ_4, MSR_P4_CRU_ESCR2},
309 { { CTR_IQ_4, MSR_P4_CRU_ESCR2},
/arch/x86/events/intel/
Dp4.c407 .escr_msr = { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
415 .escr_msr = { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
429 .escr_msr = { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
463 .escr_msr = { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
480 .escr_msr = { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
491 .escr_msr = { MSR_P4_CRU_ESCR2, MSR_P4_CRU_ESCR3 },
1139 P4_ESCR_MSR_TABLE_ENTRY(MSR_P4_CRU_ESCR2),
/arch/x86/include/asm/
Dmsr-index.h772 #define MSR_P4_CRU_ESCR2 0x000003cc macro