Home
last modified time | relevance | path

Searched defs:mask_sh (Results 1 – 25 of 62) sorted by relevance

123

/drivers/gpu/drm/amd/display/dc/dce/
Ddce_mem_input.h158 #define MI_GFX6_TILE_MASK_SH_LIST(mask_sh, blk)\ argument
169 #define MI_GFX8_TILE_MASK_SH_LIST(mask_sh, blk)\ argument
180 #define MI_DCP_MASK_SH_LIST(mask_sh, blk)\ argument
206 #define MI_DCP_MASK_SH_LIST_DCE6(mask_sh, blk)\ argument
231 #define MI_DCP_DCE11_MASK_SH_LIST(mask_sh, blk)\ argument
234 #define MI_DCP_PTE_MASK_SH_LIST(mask_sh, blk)\ argument
242 #define MI_DMIF_PG_MASK_SH_LIST_DCE6(mask_sh, blk)\ argument
251 #define MI_DMIF_PG_MASK_SH_DCE6(mask_sh, blk)\ argument
261 #define MI_DCE6_MASK_SH_LIST(mask_sh)\ argument
268 #define MI_DMIF_PG_MASK_SH_LIST(mask_sh, blk)\ argument
[all …]
Ddce_hwseq.h474 #define HWSEQ_DCEF_MASK_SH_LIST(mask_sh, blk)\ argument
478 #define HWSEQ_BLND_MASK_SH_LIST(mask_sh, blk)\ argument
489 #define HWSEQ_PIXEL_RATE_MASK_SH_LIST(mask_sh, blk)\ argument
493 #define HWSEQ_PHYPLL_MASK_SH_LIST(mask_sh, blk)\ argument
498 #define HWSEQ_DCE6_MASK_SH_LIST(mask_sh)\ argument
503 #define HWSEQ_DCE8_MASK_SH_LIST(mask_sh)\ argument
511 #define HWSEQ_DCE10_MASK_SH_LIST(mask_sh)\ argument
516 #define HWSEQ_DCE11_MASK_SH_LIST(mask_sh)\ argument
521 #define HWSEQ_DCE112_MASK_SH_LIST(mask_sh)\ argument
525 #define HWSEQ_GFX9_DCHUB_MASK_SH_LIST(mask_sh)\ argument
[all …]
Ddce_opp.h98 #define OPP_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh)\ argument
135 #define OPP_COMMON_MASK_SH_LIST_DCE_110(mask_sh)\ argument
141 #define OPP_COMMON_MASK_SH_LIST_DCE_100(mask_sh)\ argument
147 #define OPP_COMMON_MASK_SH_LIST_DCE_112(mask_sh)\ argument
158 #define OPP_COMMON_MASK_SH_LIST_DCE_80(mask_sh)\ argument
161 #define OPP_COMMON_MASK_SH_LIST_DCE_120(mask_sh)\ argument
207 #define OPP_COMMON_MASK_SH_LIST_DCE_60(mask_sh)\ argument
Ddce_abm.h106 #define ABM_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
112 #define ABM_MASK_SH_LIST_DCE110(mask_sh) \ argument
143 #define ABM_MASK_SH_LIST_DCN10(mask_sh) \ argument
174 #define ABM_MASK_SH_LIST_DCN20(mask_sh) ABM_MASK_SH_LIST_DCE110(mask_sh) argument
177 #define ABM_MASK_SH_LIST_DCN301(mask_sh) ABM_MASK_SH_LIST_DCN10(mask_sh) argument
Ddce_aux.h92 #define DCE10_AUX_MASK_SH_LIST(mask_sh)\ argument
114 #define DCE_AUX_MASK_SH_LIST(mask_sh)\ argument
139 #define DCE12_AUX_MASK_SH_LIST(mask_sh)\ argument
165 #define DCN10_AUX_MASK_SH_LIST(mask_sh)\ argument
191 #define DCN_AUX_MASK_SH_LIST(mask_sh)\ argument
Ddce_ipp.h67 #define IPP_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
106 #define IPP_DCE100_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
110 #define IPP_DCE120_MASK_SH_LIST_SOC_BASE(mask_sh) \ argument
151 #define IPP_DCE60_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
Ddce_dmcu.h99 #define DMCU_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
126 #define DMCU_MASK_SH_LIST_DCE60(mask_sh) \ argument
144 #define DMCU_MASK_SH_LIST_DCE80(mask_sh) \ argument
162 #define DMCU_MASK_SH_LIST_DCE110(mask_sh) \ argument
167 #define DMCU_MASK_SH_LIST_DCN10(mask_sh) \ argument
Ddce_clock_source.h48 #define CS_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh)\ argument
54 #define CS_COMMON_MASK_SH_LIST_DCE_112(mask_sh)\ argument
111 #define CS_COMMON_MASK_SH_LIST_DCN2_0(mask_sh)\ argument
134 #define CS_COMMON_MASK_SH_LIST_DCN1_0(mask_sh)\ argument
Ddce_transform.h176 #define XFM_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
254 #define XFM_COMMON_MASK_SH_LIST_DCE80(mask_sh) \ argument
260 #define XFM_COMMON_MASK_SH_LIST_DCE110(mask_sh) \ argument
270 #define XFM_COMMON_MASK_SH_LIST_DCE60(mask_sh) \ argument
276 #define XFM_COMMON_MASK_SH_LIST_DCE60_COMMON_BASE(mask_sh) \ argument
346 #define XFM_COMMON_MASK_SH_LIST_SOC_BASE(mask_sh) \ argument
/drivers/gpu/drm/amd/display/dc/dcn30/
Ddcn30_optc.h111 #define OPTC_COMMON_MASK_SH_LIST_DCN3_BASE(mask_sh)\ argument
238 #define OPTC_COMMON_MASK_SH_LIST_DCN3_0(mask_sh)\ argument
274 #define OPTC_COMMON_MASK_SH_LIST_DCN30(mask_sh)\ argument
Ddcn30_hubp.h37 #define HUBP_MASK_SH_LIST_DCN30_BASE(mask_sh)\ argument
50 #define HUBP_MASK_SH_LIST_DCN30(mask_sh)\ argument
Ddcn30_dio_link_encoder.h57 #define LINK_ENCODER_MASK_SH_LIST_DCN30(mask_sh) \ argument
60 #define DPCS_DCN3_MASK_SH_LIST(mask_sh)\ argument
Ddcn30_hubbub.h34 #define HUBBUB_MASK_SH_LIST_DCN3AG(mask_sh)\ argument
53 #define HUBBUB_MASK_SH_LIST_DCN30(mask_sh)\ argument
Ddcn30_dpp.h174 #define DPP_REG_LIST_SH_MASK_DCN30_COMMON(mask_sh)\ argument
345 #define DPP_REG_LIST_SH_MASK_DCN30_UPDATED(mask_sh)\ argument
372 #define DPP_REG_LIST_SH_MASK_DCN30(mask_sh)\ argument
Ddcn30_dio_stream_encoder.h110 #define SE_COMMON_MASK_SH_LIST_DCN30_BASE(mask_sh)\ argument
256 #define SE_COMMON_MASK_SH_LIST_DCN30(mask_sh)\ argument
Ddcn30_mmhubbub.h142 #define MCIF_WB_COMMON_MASK_SH_LIST_DCN3_0(mask_sh) \ argument
278 #define MCIF_WB_COMMON_MASK_SH_LIST_DCN30(mask_sh) \ argument
/drivers/gpu/drm/amd/display/dc/dcn10/
Ddcn10_hubp.h255 #define HUBP_MASK_SH_LIST_DCN_SHARE_COMMON(mask_sh)\ argument
386 #define HUBP_MASK_SH_LIST_DCN_COMMON(mask_sh)\ argument
393 #define HUBP_MASK_SH_LIST_DCN(mask_sh)\ argument
397 #define HUBP_MASK_SH_LIST_DCN_VM(mask_sh)\ argument
409 #define HUBP_MASK_SH_LIST_DCN10(mask_sh)\ argument
Ddcn10_ipp.h75 #define IPP_MASK_SH_LIST_DCN(mask_sh) \ argument
86 #define IPP_MASK_SH_LIST_DCN10(mask_sh) \ argument
106 #define IPP_MASK_SH_LIST_DCN20(mask_sh) \ argument
/drivers/gpu/drm/amd/display/dc/dcn20/
Ddcn20_hubp.h69 #define HUBP_MASK_SH_LIST_DCN2_SHARE_COMMON(mask_sh)\ argument
119 #define HUBP_MASK_SH_LIST_DCN2_COMMON(mask_sh)\ argument
126 #define HUBP_MASK_SH_LIST_DCN20(mask_sh)\ argument
Ddcn20_link_encoder.h35 #define UNIPHY_MASK_SH_LIST(mask_sh)\ argument
43 #define DPCS_MASK_SH_LIST(mask_sh)\ argument
152 #define DPCS_DCN2_MASK_SH_LIST(mask_sh)\ argument
174 #define LINK_ENCODER_MASK_SH_LIST_DCN20(mask_sh)\ argument
Ddcn20_dpp.h186 #define TF_REG_LIST_SH_MASK_DCN20_UPDATED(mask_sh)\ argument
209 #define TF_REG_LIST_SH_MASK_DCN20_COMMON(mask_sh)\ argument
545 #define TF_REG_LIST_SH_MASK_DCN20(mask_sh)\ argument
/drivers/gpu/drm/amd/display/dc/inc/hw/
Dclk_mgr_internal.h119 #define CLK_COMMON_MASK_SH_LIST_DCE_COMMON_BASE(mask_sh) \ argument
124 #define CLK_COMMON_MASK_SH_LIST_DCE60_COMMON_BASE(mask_sh) \ argument
129 #define CLK_COMMON_MASK_SH_LIST_DCN_COMMON_BASE(mask_sh) \ argument
133 #define CLK_MASK_SH_LIST_RV1(mask_sh) \ argument
139 #define CLK_COMMON_MASK_SH_LIST_DCN20_BASE(mask_sh) \ argument
144 #define CLK_MASK_SH_LIST_NV10(mask_sh) \ argument
/drivers/gpu/drm/amd/display/dc/dcn21/
Ddcn21_hubbub.h55 #define HUBBUB_MASK_SH_LIST_HVM(mask_sh) \ argument
101 #define HUBBUB_MASK_SH_LIST_DCN21(mask_sh)\ argument
Ddcn21_link_encoder.h36 #define DPCS_DCN21_MASK_SH_LIST(mask_sh)\ argument
75 #define LINK_ENCODER_MASK_SH_LIST_DCN21(mask_sh)\ argument
Ddcn21_hubp.h44 #define HUBP_MASK_SH_LIST_DCN21_COMMON(mask_sh)\ argument
100 #define HUBP_MASK_SH_LIST_DCN21(mask_sh)\ argument

123