Home
last modified time | relevance | path

Searched refs:UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK (Results 1 – 17 of 17) sorted by relevance

/drivers/gpu/drm/amd/amdgpu/
Duvd_v5_0.c316 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | UVD_SOFT_RESET__LBSI_SOFT_RESET_MASK | in uvd_v5_0_start()
346 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
372 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v5_0_start()
373 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
375 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_start()
441 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v5_0_stop()
Duvd_v3_1.c374 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
391 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v3_1_start()
392 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
394 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v3_1_start()
492 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v3_1_stop()
Duvd_v4_2.c310 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
327 WREG32_P(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v4_2_start()
328 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
330 WREG32_P(mmUVD_SOFT_RESET, 0, ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v4_2_start()
428 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v4_2_stop()
Duvd_v7_0.c858 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_sriov_start()
877 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_sriov_start()
972 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v7_0_start()
1007 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1037 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in uvd_v7_0_start()
1038 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1041 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_start()
1134 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v7_0_stop()
Dvcn_v1_0.c857 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
883 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_start_spg_mode()
884 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
887 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_start_spg_mode()
1138 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v1_0_stop_spg_mode()
1139 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v1_0_stop_spg_mode()
Dvcn_v2_0.c1000 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1034 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_start()
1035 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1038 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_start()
1184 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK, in vcn_v2_0_stop()
1185 ~UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in vcn_v2_0_stop()
Duvd_v6_0.c729 UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK | in uvd_v6_0_start()
767 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_start()
879 WREG32(mmUVD_SOFT_RESET, UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK); in uvd_v6_0_stop()
/drivers/gpu/drm/amd/include/asic_reg/uvd/
Duvd_7_0_sh_mask.h696 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro
Duvd_4_0_sh_mask.h688 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK 0x00000008L macro
Duvd_4_2_sh_mask.h577 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK 0x8 macro
Duvd_3_1_sh_mask.h571 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK 0x8 macro
Duvd_5_0_sh_mask.h609 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK 0x8 macro
Duvd_6_0_sh_mask.h611 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK 0x8 macro
/drivers/gpu/drm/amd/include/asic_reg/vcn/
Dvcn_1_0_sh_mask.h1220 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro
Dvcn_2_5_sh_mask.h1832 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro
Dvcn_2_0_0_sh_mask.h2826 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro
Dvcn_3_0_0_sh_mask.h2551 #define UVD_SOFT_RESET__VCPU_SOFT_RESET_MASK macro