Home
last modified time | relevance | path

Searched refs:pcie_gen (Results 1 – 25 of 28) sorted by relevance

12

/drivers/gpu/drm/amd/pm/powerplay/hwmgr/
Dsmu7_hwmgr.c533 uint16_t pcie_gen = 0; in smu7_override_pcie_speed() local
537 pcie_gen = 3; in smu7_override_pcie_speed()
540 pcie_gen = 2; in smu7_override_pcie_speed()
543 pcie_gen = 1; in smu7_override_pcie_speed()
546 pcie_gen = 0; in smu7_override_pcie_speed()
548 return pcie_gen; in smu7_override_pcie_speed()
3104 smu7_ps->performance_levels[i].pcie_gen = data->pcie_gen_performance.max; in smu7_apply_state_adjust_rules()
3195 ps->performance_levels[0].pcie_gen = data->vbios_boot_state.pcie_gen_bootup_value; in smu7_dpm_patch_boot_state()
3289 performance_level->pcie_gen = get_pcie_gen_support(data->pcie_gen_cap, in smu7_get_pp_table_entry_callback_func_v1()
3306 performance_level->pcie_gen = get_pcie_gen_support(data->pcie_gen_cap, in smu7_get_pp_table_entry_callback_func_v1()
[all …]
Dvega12_hwmgr.c490 uint32_t pcie_gen = 0, pcie_width = 0, smu_pcie_arg, pcie_gen_arg, pcie_width_arg; in vega12_override_pcie_parameters() local
496 pcie_gen = 3; in vega12_override_pcie_parameters()
498 pcie_gen = 2; in vega12_override_pcie_parameters()
500 pcie_gen = 1; in vega12_override_pcie_parameters()
502 pcie_gen = 0; in vega12_override_pcie_parameters()
522 pcie_gen_arg = (pp_table->PcieGenSpeed[i] > pcie_gen) ? pcie_gen : in vega12_override_pcie_parameters()
546 smu_pcie_arg = (i << 16) | (pcie_gen << 8) | pcie_width; in vega12_override_pcie_parameters()
554 pp_table->PcieGenSpeed[i] = pcie_gen; in vega12_override_pcie_parameters()
Dsmu7_hwmgr.h57 uint16_t pcie_gen; member
Dsmu_helper.c363 uint32_t index, uint32_t pcie_gen, in phm_setup_pcie_table_entry() argument
367 dpm_table->dpm_level[index].value = pcie_gen; in phm_setup_pcie_table_entry()
Dvega10_hwmgr.c1265 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1268 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1516 uint32_t pcie_gen = 0, pcie_width = 0; in vega10_override_pcie_parameters() local
1521 pcie_gen = 3; in vega10_override_pcie_parameters()
1523 pcie_gen = 2; in vega10_override_pcie_parameters()
1525 pcie_gen = 1; in vega10_override_pcie_parameters()
1527 pcie_gen = 0; in vega10_override_pcie_parameters()
1543 if (pp_table->PcieGenSpeed[i] > pcie_gen) in vega10_override_pcie_parameters()
1544 pp_table->PcieGenSpeed[i] = pcie_gen; in vega10_override_pcie_parameters()
1552 pp_table->PcieGenSpeed[i] = pcie_gen; in vega10_override_pcie_parameters()
[all …]
Dvega12_hwmgr.h120 uint8_t pcie_gen[MAX_PCIE_CONF]; member
Dvega10_hwmgr.h141 uint8_t pcie_gen[MAX_PCIE_CONF]; member
Dsmu_helper.h81 extern void phm_setup_pcie_table_entry(void *table, uint32_t index, uint32_t pcie_gen, uint32_t pci…
Dvega20_hwmgr.c836 uint32_t pcie_gen = 0, pcie_width = 0, smu_pcie_arg, pcie_gen_arg, pcie_width_arg; in vega20_override_pcie_parameters() local
842 pcie_gen = 3; in vega20_override_pcie_parameters()
844 pcie_gen = 2; in vega20_override_pcie_parameters()
846 pcie_gen = 1; in vega20_override_pcie_parameters()
848 pcie_gen = 0; in vega20_override_pcie_parameters()
868 pcie_gen_arg = (pp_table->PcieGenSpeed[i] > pcie_gen) ? pcie_gen : in vega20_override_pcie_parameters()
892 smu_pcie_arg = (i << 16) | (pcie_gen << 8) | pcie_width; in vega20_override_pcie_parameters()
900 pp_table->PcieGenSpeed[i] = pcie_gen; in vega20_override_pcie_parameters()
Dvega20_hwmgr.h172 uint8_t pcie_gen[MAX_PCIE_CONF]; member
/drivers/gpu/drm/amd/pm/swsmu/smu11/
Darcturus_ppt.h54 uint8_t pcie_gen[MAX_PCIE_CONF]; member
Dnavi10_ppt.c1002 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 0) ? "2.5GT/s," : in navi10_print_clk_levels()
1003 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 1) ? "5.0GT/s," : in navi10_print_clk_levels()
1004 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 2) ? "8.0GT/s," : in navi10_print_clk_levels()
1005 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 3) ? "16.0GT/s," : "", in navi10_print_clk_levels()
1013 (gen_speed == dpm_context->dpm_tables.pcie_table.pcie_gen[i]) && in navi10_print_clk_levels()
1888 dpm_context->dpm_tables.pcie_table.pcie_gen[i] = pptable->PcieGenSpeed[i]; in navi10_update_pcie_parameters()
1906 dpm_context->dpm_tables.pcie_table.pcie_gen[i] = pcie_gen_cap; in navi10_update_pcie_parameters()
Dsienna_cichlid_ppt.c1007 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 0) ? "2.5GT/s," : in sienna_cichlid_print_clk_levels()
1008 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 1) ? "5.0GT/s," : in sienna_cichlid_print_clk_levels()
1009 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 2) ? "8.0GT/s," : in sienna_cichlid_print_clk_levels()
1010 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 3) ? "16.0GT/s," : "", in sienna_cichlid_print_clk_levels()
1018 (gen_speed == dpm_context->dpm_tables.pcie_table.pcie_gen[i]) && in sienna_cichlid_print_clk_levels()
1716 dpm_context->dpm_tables.pcie_table.pcie_gen[i] = pptable->PcieGenSpeed[i]; in sienna_cichlid_update_pcie_parameters()
1738 dpm_context->dpm_tables.pcie_table.pcie_gen[i] = pcie_gen_cap; in sienna_cichlid_update_pcie_parameters()
/drivers/net/ethernet/brocade/bna/
Dbfa_defs.h56 u8 pcie_gen; member
Dbfi.h192 u8 pcie_gen; member
/drivers/gpu/drm/amd/pm/inc/
Dsmu_v11_0.h88 uint8_t pcie_gen[MAX_PCIE_CONF]; member
/drivers/gpu/drm/radeon/
Dci_dpm.c3371 u32 index, u32 pcie_gen, u32 pcie_lanes) in ci_setup_pcie_table_entry() argument
3373 dpm_table->dpm_levels[index].value = pcie_gen; in ci_setup_pcie_table_entry()
3760 state->performance_levels[0].pcie_gen, in ci_trim_dpm_states()
3762 state->performance_levels[high_limit_count].pcie_gen, in ci_trim_dpm_states()
4790 pcie_speed = state->performance_levels[i].pcie_gen; in ci_get_maximum_link_speed()
5474 pl->pcie_gen = r600_get_pcie_gen_support(rdev, in ci_parse_pplib_clock_info()
5483 pi->acpi_pcie_gen = pl->pcie_gen; in ci_parse_pplib_clock_info()
5496 pl->pcie_gen = pi->vbios_boot_state.pcie_gen_bootup_value; in ci_parse_pplib_clock_info()
5503 if (pi->pcie_gen_powersaving.max < pl->pcie_gen) in ci_parse_pplib_clock_info()
5504 pi->pcie_gen_powersaving.max = pl->pcie_gen; in ci_parse_pplib_clock_info()
[all …]
Dci_dpm.h42 enum radeon_pcie_gen pcie_gen; member
Drv770_dpm.h148 enum radeon_pcie_gen pcie_gen; /* si+ only */ member
Dsi_dpm.c4975 level->gen2PCIE = (u8)pl->pcie_gen; in si_convert_power_level_to_smc()
5709 pcie_speed = state->performance_levels[i].pcie_gen; in si_get_maximum_link_speed()
6736 pl->pcie_gen = r600_get_pcie_gen_support(rdev, in si_parse_pplib_clock_info()
6750 si_pi->acpi_pcie_gen = pl->pcie_gen; in si_parse_pplib_clock_info()
7091 current_index, pl->sclk, pl->mclk, pl->vddc, pl->vddci, pl->pcie_gen + 1); in si_dpm_debugfs_print_current_performance_level()
/drivers/gpu/drm/amd/pm/swsmu/
Damdgpu_smu.c908 uint32_t pcie_gen = 0, pcie_width = 0; in smu_smc_hw_setup() local
979 pcie_gen = 3; in smu_smc_hw_setup()
981 pcie_gen = 2; in smu_smc_hw_setup()
983 pcie_gen = 1; in smu_smc_hw_setup()
985 pcie_gen = 0; in smu_smc_hw_setup()
1003 ret = smu_update_pcie_parameters(smu, pcie_gen, pcie_width); in smu_smc_hw_setup()
/drivers/gpu/drm/amd/pm/powerplay/
Dsi_dpm.h604 enum amdgpu_pcie_gen pcie_gen; /* si+ only */ member
Dsi_dpm.c5434 level->gen2PCIE = (u8)pl->pcie_gen; in si_convert_power_level_to_smc()
6158 pcie_speed = state->performance_levels[i].pcie_gen; in si_get_maximum_link_speed()
7154 pl->pcie_gen = amdgpu_get_pcie_gen_support(adev, in si_parse_pplib_clock_info()
7168 si_pi->acpi_pcie_gen = pl->pcie_gen; in si_parse_pplib_clock_info()
7497 current_index, pl->sclk, pl->mclk, pl->vddc, pl->vddci, pl->pcie_gen + 1); in si_dpm_debugfs_print_current_performance_level()
7907 i, pl->sclk, pl->mclk, pl->vddc, pl->vddci, pl->pcie_gen + 1); in si_dpm_print_power_state()
7931 (si_cpl1->pcie_gen == si_cpl2->pcie_gen) && in si_are_power_levels_equal()
/drivers/scsi/bfa/
Dbfa_defs.h285 u8 pcie_gen; member
Dbfi.h275 u8 pcie_gen; member

12