Home
last modified time | relevance | path

Searched defs:SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT (Results 1 – 11 of 11) sorted by relevance

/drivers/gpu/drm/amd/include/asic_reg/sdma0/
Dsdma0_4_1_sh_mask.h1287 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT macro
Dsdma0_4_0_sh_mask.h1481 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT 0x1 macro
Dsdma0_4_2_sh_mask.h1489 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT macro
Dsdma0_4_2_2_sh_mask.h1499 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT macro
/drivers/gpu/drm/amd/include/asic_reg/oss/
Doss_2_0_sh_mask.h1160 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT 0x1 macro
Doss_2_4_sh_mask.h1280 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT 0x1 macro
Doss_3_0_1_sh_mask.h1728 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT 0x1 macro
Doss_3_0_sh_mask.h2044 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT 0x1 macro
/drivers/gpu/drm/amd/include/asic_reg/sdma/
Dsdma_4_4_0_sh_mask.h1283 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT macro
/drivers/gpu/drm/amd/include/asic_reg/gc/
Dgc_10_1_0_sh_mask.h1271 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT macro
Dgc_10_3_0_sh_mask.h1300 #define SDMA0_RLC0_RB_CNTL__RB_SIZE__SHIFT macro