1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3 * Synopsys DesignWare PCIe host controller driver
4 *
5 * Copyright (C) 2013 Samsung Electronics Co., Ltd.
6 * https://www.samsung.com
7 *
8 * Author: Jingoo Han <jg1.han@samsung.com>
9 */
10
11 #ifndef _PCIE_DESIGNWARE_H
12 #define _PCIE_DESIGNWARE_H
13
14 #include <linux/bitfield.h>
15 #include <linux/dma-mapping.h>
16 #include <linux/irq.h>
17 #include <linux/msi.h>
18 #include <linux/pci.h>
19
20 #include <linux/pci-epc.h>
21 #include <linux/pci-epf.h>
22
23 /* Parameters for the waiting for link up routine */
24 #define LINK_WAIT_MAX_RETRIES 10
25 #define LINK_WAIT_USLEEP_MIN 90000
26 #define LINK_WAIT_USLEEP_MAX 100000
27
28 /* Parameters for the waiting for iATU enabled routine */
29 #define LINK_WAIT_MAX_IATU_RETRIES 5
30 #define LINK_WAIT_IATU 9
31
32 /* Synopsys-specific PCIe configuration registers */
33 #define PCIE_PORT_AFR 0x70C
34 #define PORT_AFR_N_FTS_MASK GENMASK(15, 8)
35 #define PORT_AFR_N_FTS(n) FIELD_PREP(PORT_AFR_N_FTS_MASK, n)
36 #define PORT_AFR_CC_N_FTS_MASK GENMASK(23, 16)
37 #define PORT_AFR_CC_N_FTS(n) FIELD_PREP(PORT_AFR_CC_N_FTS_MASK, n)
38 #define PORT_AFR_ENTER_ASPM BIT(30)
39 #define PORT_AFR_L0S_ENTRANCE_LAT_SHIFT 24
40 #define PORT_AFR_L0S_ENTRANCE_LAT_MASK GENMASK(26, 24)
41 #define PORT_AFR_L1_ENTRANCE_LAT_SHIFT 27
42 #define PORT_AFR_L1_ENTRANCE_LAT_MASK GENMASK(29, 27)
43
44 #define PCIE_PORT_LINK_CONTROL 0x710
45 #define PORT_LINK_DLL_LINK_EN BIT(5)
46 #define PORT_LINK_FAST_LINK_MODE BIT(7)
47 #define PORT_LINK_MODE_MASK GENMASK(21, 16)
48 #define PORT_LINK_MODE(n) FIELD_PREP(PORT_LINK_MODE_MASK, n)
49 #define PORT_LINK_MODE_1_LANES PORT_LINK_MODE(0x1)
50 #define PORT_LINK_MODE_2_LANES PORT_LINK_MODE(0x3)
51 #define PORT_LINK_MODE_4_LANES PORT_LINK_MODE(0x7)
52 #define PORT_LINK_MODE_8_LANES PORT_LINK_MODE(0xf)
53
54 #define PCIE_PORT_DEBUG0 0x728
55 #define PORT_LOGIC_LTSSM_STATE_MASK 0x1f
56 #define PORT_LOGIC_LTSSM_STATE_L0 0x11
57 #define PCIE_PORT_DEBUG1 0x72C
58 #define PCIE_PORT_DEBUG1_LINK_UP BIT(4)
59 #define PCIE_PORT_DEBUG1_LINK_IN_TRAINING BIT(29)
60
61 #define PCIE_LINK_WIDTH_SPEED_CONTROL 0x80C
62 #define PORT_LOGIC_N_FTS_MASK GENMASK(7, 0)
63 #define PORT_LOGIC_SPEED_CHANGE BIT(17)
64 #define PORT_LOGIC_LINK_WIDTH_MASK GENMASK(12, 8)
65 #define PORT_LOGIC_LINK_WIDTH(n) FIELD_PREP(PORT_LOGIC_LINK_WIDTH_MASK, n)
66 #define PORT_LOGIC_LINK_WIDTH_1_LANES PORT_LOGIC_LINK_WIDTH(0x1)
67 #define PORT_LOGIC_LINK_WIDTH_2_LANES PORT_LOGIC_LINK_WIDTH(0x2)
68 #define PORT_LOGIC_LINK_WIDTH_4_LANES PORT_LOGIC_LINK_WIDTH(0x4)
69 #define PORT_LOGIC_LINK_WIDTH_8_LANES PORT_LOGIC_LINK_WIDTH(0x8)
70
71 #define PCIE_MSI_ADDR_LO 0x820
72 #define PCIE_MSI_ADDR_HI 0x824
73 #define PCIE_MSI_INTR0_ENABLE 0x828
74 #define PCIE_MSI_INTR0_MASK 0x82C
75 #define PCIE_MSI_INTR0_STATUS 0x830
76
77 #define PCIE_PORT_MULTI_LANE_CTRL 0x8C0
78 #define PORT_MLTI_UPCFG_SUPPORT BIT(7)
79
80 #define PCIE_ATU_VIEWPORT 0x900
81 #define PCIE_ATU_REGION_INBOUND BIT(31)
82 #define PCIE_ATU_REGION_OUTBOUND 0
83 #define PCIE_ATU_CR1 0x904
84 #define PCIE_ATU_INCREASE_REGION_SIZE BIT(13)
85 #define PCIE_ATU_TYPE_MEM 0x0
86 #define PCIE_ATU_TYPE_IO 0x2
87 #define PCIE_ATU_TYPE_CFG0 0x4
88 #define PCIE_ATU_TYPE_CFG1 0x5
89 #define PCIE_ATU_TD BIT(8)
90 #define PCIE_ATU_FUNC_NUM(pf) ((pf) << 20)
91 #define PCIE_ATU_CR2 0x908
92 #define PCIE_ATU_ENABLE BIT(31)
93 #define PCIE_ATU_BAR_MODE_ENABLE BIT(30)
94 #define PCIE_ATU_FUNC_NUM_MATCH_EN BIT(19)
95 #define PCIE_ATU_LOWER_BASE 0x90C
96 #define PCIE_ATU_UPPER_BASE 0x910
97 #define PCIE_ATU_LIMIT 0x914
98 #define PCIE_ATU_LOWER_TARGET 0x918
99 #define PCIE_ATU_BUS(x) FIELD_PREP(GENMASK(31, 24), x)
100 #define PCIE_ATU_DEV(x) FIELD_PREP(GENMASK(23, 19), x)
101 #define PCIE_ATU_FUNC(x) FIELD_PREP(GENMASK(18, 16), x)
102 #define PCIE_ATU_UPPER_TARGET 0x91C
103 #define PCIE_ATU_UPPER_LIMIT 0x924
104
105 #define PCIE_MISC_CONTROL_1_OFF 0x8BC
106 #define PCIE_DBI_RO_WR_EN BIT(0)
107
108 #define PCIE_MSIX_DOORBELL 0x948
109 #define PCIE_MSIX_DOORBELL_PF_SHIFT 24
110
111 #define PCIE_PL_CHK_REG_CONTROL_STATUS 0xB20
112 #define PCIE_PL_CHK_REG_CHK_REG_START BIT(0)
113 #define PCIE_PL_CHK_REG_CHK_REG_CONTINUOUS BIT(1)
114 #define PCIE_PL_CHK_REG_CHK_REG_COMPARISON_ERROR BIT(16)
115 #define PCIE_PL_CHK_REG_CHK_REG_LOGIC_ERROR BIT(17)
116 #define PCIE_PL_CHK_REG_CHK_REG_COMPLETE BIT(18)
117
118 #define PCIE_PL_CHK_REG_ERR_ADDR 0xB28
119
120 /*
121 * iATU Unroll-specific register definitions
122 * From 4.80 core version the address translation will be made by unroll
123 */
124 #define PCIE_ATU_UNR_REGION_CTRL1 0x00
125 #define PCIE_ATU_UNR_REGION_CTRL2 0x04
126 #define PCIE_ATU_UNR_LOWER_BASE 0x08
127 #define PCIE_ATU_UNR_UPPER_BASE 0x0C
128 #define PCIE_ATU_UNR_LOWER_LIMIT 0x10
129 #define PCIE_ATU_UNR_LOWER_TARGET 0x14
130 #define PCIE_ATU_UNR_UPPER_TARGET 0x18
131 #define PCIE_ATU_UNR_UPPER_LIMIT 0x20
132
133 /*
134 * The default address offset between dbi_base and atu_base. Root controller
135 * drivers are not required to initialize atu_base if the offset matches this
136 * default; the driver core automatically derives atu_base from dbi_base using
137 * this offset, if atu_base not set.
138 */
139 #define DEFAULT_DBI_ATU_OFFSET (0x3 << 20)
140
141 /* Register address builder */
142 #define PCIE_GET_ATU_OUTB_UNR_REG_OFFSET(region) \
143 ((region) << 9)
144
145 #define PCIE_GET_ATU_INB_UNR_REG_OFFSET(region) \
146 (((region) << 9) | BIT(8))
147
148 #define MAX_MSI_IRQS 256
149 #define MAX_MSI_IRQS_PER_CTRL 32
150 #define MAX_MSI_CTRLS (MAX_MSI_IRQS / MAX_MSI_IRQS_PER_CTRL)
151 #define MSI_REG_CTRL_BLOCK_SIZE 12
152 #define MSI_DEF_NUM_VECTORS 32
153
154 /* Maximum number of inbound/outbound iATUs */
155 #define MAX_IATU_IN 256
156 #define MAX_IATU_OUT 256
157
158 struct pcie_port;
159 struct dw_pcie;
160 struct dw_pcie_ep;
161
162 enum dw_pcie_region_type {
163 DW_PCIE_REGION_UNKNOWN,
164 DW_PCIE_REGION_INBOUND,
165 DW_PCIE_REGION_OUTBOUND,
166 };
167
168 enum dw_pcie_device_mode {
169 DW_PCIE_UNKNOWN_TYPE,
170 DW_PCIE_EP_TYPE,
171 DW_PCIE_LEG_EP_TYPE,
172 DW_PCIE_RC_TYPE,
173 };
174
175 struct dw_pcie_host_ops {
176 int (*host_init)(struct pcie_port *pp);
177 int (*msi_host_init)(struct pcie_port *pp);
178 };
179
180 struct pcie_port {
181 bool has_msi_ctrl:1;
182 u64 cfg0_base;
183 void __iomem *va_cfg0_base;
184 u32 cfg0_size;
185 resource_size_t io_base;
186 phys_addr_t io_bus_addr;
187 u32 io_size;
188 int irq;
189 const struct dw_pcie_host_ops *ops;
190 int msi_irq;
191 struct irq_domain *irq_domain;
192 struct irq_domain *msi_domain;
193 dma_addr_t msi_data;
194 /* msi_page is deprecated. Keeping for ABI compatibility */
195 struct page *msi_page;
196 struct irq_chip *msi_irq_chip;
197 u32 num_vectors;
198 u32 irq_mask[MAX_MSI_CTRLS];
199 struct pci_host_bridge *bridge;
200 raw_spinlock_t lock;
201 DECLARE_BITMAP(msi_irq_in_use, MAX_MSI_IRQS);
202 };
203
204 enum dw_pcie_as_type {
205 DW_PCIE_AS_UNKNOWN,
206 DW_PCIE_AS_MEM,
207 DW_PCIE_AS_IO,
208 };
209
210 struct dw_pcie_ep_ops {
211 void (*ep_init)(struct dw_pcie_ep *ep);
212 int (*raise_irq)(struct dw_pcie_ep *ep, u8 func_no,
213 enum pci_epc_irq_type type, u16 interrupt_num);
214 const struct pci_epc_features* (*get_features)(struct dw_pcie_ep *ep);
215 /*
216 * Provide a method to implement the different func config space
217 * access for different platform, if different func have different
218 * offset, return the offset of func. if use write a register way
219 * return a 0, and implement code in callback function of platform
220 * driver.
221 */
222 unsigned int (*func_conf_select)(struct dw_pcie_ep *ep, u8 func_no);
223 };
224
225 struct dw_pcie_ep_func {
226 struct list_head list;
227 u8 func_no;
228 u8 msi_cap; /* MSI capability offset */
229 u8 msix_cap; /* MSI-X capability offset */
230 };
231
232 struct dw_pcie_ep {
233 struct pci_epc *epc;
234 struct list_head func_list;
235 const struct dw_pcie_ep_ops *ops;
236 phys_addr_t phys_base;
237 size_t addr_size;
238 size_t page_size;
239 u8 bar_to_atu[PCI_STD_NUM_BARS];
240 phys_addr_t *outbound_addr;
241 unsigned long *ib_window_map;
242 unsigned long *ob_window_map;
243 void __iomem *msi_mem;
244 phys_addr_t msi_mem_phys;
245 struct pci_epf_bar *epf_bar[PCI_STD_NUM_BARS];
246 };
247
248 struct dw_pcie_ops {
249 u64 (*cpu_addr_fixup)(struct dw_pcie *pcie, u64 cpu_addr);
250 u32 (*read_dbi)(struct dw_pcie *pcie, void __iomem *base, u32 reg,
251 size_t size);
252 void (*write_dbi)(struct dw_pcie *pcie, void __iomem *base, u32 reg,
253 size_t size, u32 val);
254 void (*write_dbi2)(struct dw_pcie *pcie, void __iomem *base, u32 reg,
255 size_t size, u32 val);
256 int (*link_up)(struct dw_pcie *pcie);
257 int (*start_link)(struct dw_pcie *pcie);
258 void (*stop_link)(struct dw_pcie *pcie);
259 };
260
261 struct dw_pcie {
262 struct device *dev;
263 void __iomem *dbi_base;
264 void __iomem *dbi_base2;
265 /* Used when iatu_unroll_enabled is true */
266 void __iomem *atu_base;
267 size_t atu_size;
268 u32 num_ib_windows;
269 u32 num_ob_windows;
270 struct pcie_port pp;
271 struct dw_pcie_ep ep;
272 const struct dw_pcie_ops *ops;
273 unsigned int version;
274 int num_lanes;
275 int link_gen;
276 u8 n_fts[2];
277 bool iatu_unroll_enabled: 1;
278 bool io_cfg_atu_shared: 1;
279 };
280
281 #define to_dw_pcie_from_pp(port) container_of((port), struct dw_pcie, pp)
282
283 #define to_dw_pcie_from_ep(endpoint) \
284 container_of((endpoint), struct dw_pcie, ep)
285
286 u8 dw_pcie_find_capability(struct dw_pcie *pci, u8 cap);
287 u16 dw_pcie_find_ext_capability(struct dw_pcie *pci, u8 cap);
288 u16 dw_pcie_msi_capabilities(struct dw_pcie *pci);
289
290 int dw_pcie_read(void __iomem *addr, int size, u32 *val);
291 int dw_pcie_write(void __iomem *addr, int size, u32 val);
292
293 u32 dw_pcie_read_dbi(struct dw_pcie *pci, u32 reg, size_t size);
294 void dw_pcie_write_dbi(struct dw_pcie *pci, u32 reg, size_t size, u32 val);
295 void dw_pcie_write_dbi2(struct dw_pcie *pci, u32 reg, size_t size, u32 val);
296 int dw_pcie_link_up(struct dw_pcie *pci);
297 void dw_pcie_upconfig_setup(struct dw_pcie *pci);
298 int dw_pcie_wait_for_link(struct dw_pcie *pci);
299 void dw_pcie_prog_outbound_atu(struct dw_pcie *pci, int index,
300 int type, u64 cpu_addr, u64 pci_addr,
301 u64 size);
302 void dw_pcie_prog_ep_outbound_atu(struct dw_pcie *pci, u8 func_no, int index,
303 int type, u64 cpu_addr, u64 pci_addr,
304 u64 size);
305 int dw_pcie_prog_inbound_atu(struct dw_pcie *pci, u8 func_no, int index,
306 int bar, u64 cpu_addr,
307 enum dw_pcie_as_type as_type);
308 void dw_pcie_disable_atu(struct dw_pcie *pci, int index,
309 enum dw_pcie_region_type type);
310 void dw_pcie_setup(struct dw_pcie *pci);
311 void dw_pcie_iatu_detect(struct dw_pcie *pci);
312
dw_pcie_writel_dbi(struct dw_pcie * pci,u32 reg,u32 val)313 static inline void dw_pcie_writel_dbi(struct dw_pcie *pci, u32 reg, u32 val)
314 {
315 dw_pcie_write_dbi(pci, reg, 0x4, val);
316 }
317
dw_pcie_readl_dbi(struct dw_pcie * pci,u32 reg)318 static inline u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg)
319 {
320 return dw_pcie_read_dbi(pci, reg, 0x4);
321 }
322
dw_pcie_writew_dbi(struct dw_pcie * pci,u32 reg,u16 val)323 static inline void dw_pcie_writew_dbi(struct dw_pcie *pci, u32 reg, u16 val)
324 {
325 dw_pcie_write_dbi(pci, reg, 0x2, val);
326 }
327
dw_pcie_readw_dbi(struct dw_pcie * pci,u32 reg)328 static inline u16 dw_pcie_readw_dbi(struct dw_pcie *pci, u32 reg)
329 {
330 return dw_pcie_read_dbi(pci, reg, 0x2);
331 }
332
dw_pcie_writeb_dbi(struct dw_pcie * pci,u32 reg,u8 val)333 static inline void dw_pcie_writeb_dbi(struct dw_pcie *pci, u32 reg, u8 val)
334 {
335 dw_pcie_write_dbi(pci, reg, 0x1, val);
336 }
337
dw_pcie_readb_dbi(struct dw_pcie * pci,u32 reg)338 static inline u8 dw_pcie_readb_dbi(struct dw_pcie *pci, u32 reg)
339 {
340 return dw_pcie_read_dbi(pci, reg, 0x1);
341 }
342
dw_pcie_writel_dbi2(struct dw_pcie * pci,u32 reg,u32 val)343 static inline void dw_pcie_writel_dbi2(struct dw_pcie *pci, u32 reg, u32 val)
344 {
345 dw_pcie_write_dbi2(pci, reg, 0x4, val);
346 }
347
dw_pcie_dbi_ro_wr_en(struct dw_pcie * pci)348 static inline void dw_pcie_dbi_ro_wr_en(struct dw_pcie *pci)
349 {
350 u32 reg;
351 u32 val;
352
353 reg = PCIE_MISC_CONTROL_1_OFF;
354 val = dw_pcie_readl_dbi(pci, reg);
355 val |= PCIE_DBI_RO_WR_EN;
356 dw_pcie_writel_dbi(pci, reg, val);
357 }
358
dw_pcie_dbi_ro_wr_dis(struct dw_pcie * pci)359 static inline void dw_pcie_dbi_ro_wr_dis(struct dw_pcie *pci)
360 {
361 u32 reg;
362 u32 val;
363
364 reg = PCIE_MISC_CONTROL_1_OFF;
365 val = dw_pcie_readl_dbi(pci, reg);
366 val &= ~PCIE_DBI_RO_WR_EN;
367 dw_pcie_writel_dbi(pci, reg, val);
368 }
369
dw_pcie_start_link(struct dw_pcie * pci)370 static inline int dw_pcie_start_link(struct dw_pcie *pci)
371 {
372 if (pci->ops && pci->ops->start_link)
373 return pci->ops->start_link(pci);
374
375 return 0;
376 }
377
dw_pcie_stop_link(struct dw_pcie * pci)378 static inline void dw_pcie_stop_link(struct dw_pcie *pci)
379 {
380 if (pci->ops && pci->ops->stop_link)
381 pci->ops->stop_link(pci);
382 }
383
384 #ifdef CONFIG_PCIE_DW_HOST
385 irqreturn_t dw_handle_msi_irq(struct pcie_port *pp);
386 void dw_pcie_setup_rc(struct pcie_port *pp);
387 int dw_pcie_host_init(struct pcie_port *pp);
388 void dw_pcie_host_deinit(struct pcie_port *pp);
389 int dw_pcie_allocate_domains(struct pcie_port *pp);
390 void __iomem *dw_pcie_own_conf_map_bus(struct pci_bus *bus, unsigned int devfn,
391 int where);
392 #else
dw_handle_msi_irq(struct pcie_port * pp)393 static inline irqreturn_t dw_handle_msi_irq(struct pcie_port *pp)
394 {
395 return IRQ_NONE;
396 }
397
dw_pcie_setup_rc(struct pcie_port * pp)398 static inline void dw_pcie_setup_rc(struct pcie_port *pp)
399 {
400 }
401
dw_pcie_host_init(struct pcie_port * pp)402 static inline int dw_pcie_host_init(struct pcie_port *pp)
403 {
404 return 0;
405 }
406
dw_pcie_host_deinit(struct pcie_port * pp)407 static inline void dw_pcie_host_deinit(struct pcie_port *pp)
408 {
409 }
410
dw_pcie_allocate_domains(struct pcie_port * pp)411 static inline int dw_pcie_allocate_domains(struct pcie_port *pp)
412 {
413 return 0;
414 }
dw_pcie_own_conf_map_bus(struct pci_bus * bus,unsigned int devfn,int where)415 static inline void __iomem *dw_pcie_own_conf_map_bus(struct pci_bus *bus,
416 unsigned int devfn,
417 int where)
418 {
419 return NULL;
420 }
421 #endif
422
423 #ifdef CONFIG_PCIE_DW_EP
424 void dw_pcie_ep_linkup(struct dw_pcie_ep *ep);
425 int dw_pcie_ep_init(struct dw_pcie_ep *ep);
426 int dw_pcie_ep_init_complete(struct dw_pcie_ep *ep);
427 void dw_pcie_ep_init_notify(struct dw_pcie_ep *ep);
428 void dw_pcie_ep_exit(struct dw_pcie_ep *ep);
429 int dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep, u8 func_no);
430 int dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep, u8 func_no,
431 u8 interrupt_num);
432 int dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep *ep, u8 func_no,
433 u16 interrupt_num);
434 int dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep *ep, u8 func_no,
435 u16 interrupt_num);
436 void dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar);
437 struct dw_pcie_ep_func *
438 dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep *ep, u8 func_no);
439 #else
dw_pcie_ep_linkup(struct dw_pcie_ep * ep)440 static inline void dw_pcie_ep_linkup(struct dw_pcie_ep *ep)
441 {
442 }
443
dw_pcie_ep_init(struct dw_pcie_ep * ep)444 static inline int dw_pcie_ep_init(struct dw_pcie_ep *ep)
445 {
446 return 0;
447 }
448
dw_pcie_ep_init_complete(struct dw_pcie_ep * ep)449 static inline int dw_pcie_ep_init_complete(struct dw_pcie_ep *ep)
450 {
451 return 0;
452 }
453
dw_pcie_ep_init_notify(struct dw_pcie_ep * ep)454 static inline void dw_pcie_ep_init_notify(struct dw_pcie_ep *ep)
455 {
456 }
457
dw_pcie_ep_exit(struct dw_pcie_ep * ep)458 static inline void dw_pcie_ep_exit(struct dw_pcie_ep *ep)
459 {
460 }
461
dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep * ep,u8 func_no)462 static inline int dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep, u8 func_no)
463 {
464 return 0;
465 }
466
dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep * ep,u8 func_no,u8 interrupt_num)467 static inline int dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep, u8 func_no,
468 u8 interrupt_num)
469 {
470 return 0;
471 }
472
dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep * ep,u8 func_no,u16 interrupt_num)473 static inline int dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep *ep, u8 func_no,
474 u16 interrupt_num)
475 {
476 return 0;
477 }
478
dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep * ep,u8 func_no,u16 interrupt_num)479 static inline int dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep *ep,
480 u8 func_no,
481 u16 interrupt_num)
482 {
483 return 0;
484 }
485
dw_pcie_ep_reset_bar(struct dw_pcie * pci,enum pci_barno bar)486 static inline void dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar)
487 {
488 }
489
490 static inline struct dw_pcie_ep_func *
dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep * ep,u8 func_no)491 dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep *ep, u8 func_no)
492 {
493 return NULL;
494 }
495 #endif
496 #endif /* _PCIE_DESIGNWARE_H */
497