Home
last modified time | relevance | path

Searched refs:MSR_P4_FIRM_ESCR1 (Results 1 – 2 of 2) sorted by relevance

/arch/x86/events/intel/
Dp4.c253 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
261 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
269 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
277 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
285 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
293 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
301 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
309 .escr_msr = { MSR_P4_FIRM_ESCR0, MSR_P4_FIRM_ESCR1 },
1156 P4_ESCR_MSR_TABLE_ENTRY(MSR_P4_FIRM_ESCR1),
/arch/x86/include/asm/
Dmsr-index.h912 #define MSR_P4_FIRM_ESCR1 0x000003a5 macro