Home
last modified time | relevance | path

Searched refs:DDC_MASK_SH_LIST_DCN2 (Results 1 – 4 of 4) sorted by relevance

/drivers/gpu/drm/amd/display/dc/gpio/dcn21/
Dhw_factory_dcn21.c119 DDC_MASK_SH_LIST_DCN2(__SHIFT, 1),
120 DDC_MASK_SH_LIST_DCN2(__SHIFT, 2),
121 DDC_MASK_SH_LIST_DCN2(__SHIFT, 3),
122 DDC_MASK_SH_LIST_DCN2(__SHIFT, 4),
123 DDC_MASK_SH_LIST_DCN2(__SHIFT, 5),
124 DDC_MASK_SH_LIST_DCN2(__SHIFT, 6)
128 DDC_MASK_SH_LIST_DCN2(_MASK, 1),
129 DDC_MASK_SH_LIST_DCN2(_MASK, 2),
130 DDC_MASK_SH_LIST_DCN2(_MASK, 3),
131 DDC_MASK_SH_LIST_DCN2(_MASK, 4),
[all …]
/drivers/gpu/drm/amd/display/dc/gpio/dcn20/
Dhw_factory_dcn20.c136 DDC_MASK_SH_LIST_DCN2(__SHIFT, 1),
137 DDC_MASK_SH_LIST_DCN2(__SHIFT, 2),
138 DDC_MASK_SH_LIST_DCN2(__SHIFT, 3),
139 DDC_MASK_SH_LIST_DCN2(__SHIFT, 4),
140 DDC_MASK_SH_LIST_DCN2(__SHIFT, 5),
141 DDC_MASK_SH_LIST_DCN2(__SHIFT, 6)
145 DDC_MASK_SH_LIST_DCN2(_MASK, 1),
146 DDC_MASK_SH_LIST_DCN2(_MASK, 2),
147 DDC_MASK_SH_LIST_DCN2(_MASK, 3),
148 DDC_MASK_SH_LIST_DCN2(_MASK, 4),
[all …]
/drivers/gpu/drm/amd/display/dc/gpio/dcn30/
Dhw_factory_dcn30.c144 DDC_MASK_SH_LIST_DCN2(__SHIFT, 1),
145 DDC_MASK_SH_LIST_DCN2(__SHIFT, 2),
146 DDC_MASK_SH_LIST_DCN2(__SHIFT, 3),
147 DDC_MASK_SH_LIST_DCN2(__SHIFT, 4),
148 DDC_MASK_SH_LIST_DCN2(__SHIFT, 5),
149 DDC_MASK_SH_LIST_DCN2(__SHIFT, 6)
153 DDC_MASK_SH_LIST_DCN2(_MASK, 1),
154 DDC_MASK_SH_LIST_DCN2(_MASK, 2),
155 DDC_MASK_SH_LIST_DCN2(_MASK, 3),
156 DDC_MASK_SH_LIST_DCN2(_MASK, 4),
[all …]
/drivers/gpu/drm/amd/display/dc/gpio/
Dddc_regs.h109 #define DDC_MASK_SH_LIST_DCN2(mask_sh, cd) \ macro