Lines Matching refs:ih
5928 rdev->ih.enabled = true; in si_enable_interrupts()
5943 rdev->ih.enabled = false; in si_disable_interrupts()
5944 rdev->ih.rptr = 0; in si_disable_interrupts()
6010 WREG32(IH_RB_BASE, rdev->ih.gpu_addr >> 8); in si_irq_init()
6011 rb_bufsz = order_base_2(rdev->ih.ring_size / 4); in si_irq_init()
6063 if (!rdev->ih.enabled) { in si_irq_set()
6225 wptr, rdev->ih.rptr, (wptr + 16) & rdev->ih.ptr_mask); in si_get_ih_wptr()
6226 rdev->ih.rptr = (wptr + 16) & rdev->ih.ptr_mask; in si_get_ih_wptr()
6231 return (wptr & rdev->ih.ptr_mask); in si_get_ih_wptr()
6259 if (!rdev->ih.enabled || rdev->shutdown) in si_irq_process()
6266 if (atomic_xchg(&rdev->ih.lock, 1)) in si_irq_process()
6269 rptr = rdev->ih.rptr; in si_irq_process()
6281 src_id = le32_to_cpu(rdev->ih.ring[ring_index]) & 0xff; in si_irq_process()
6282 src_data = le32_to_cpu(rdev->ih.ring[ring_index + 1]) & 0xfffffff; in si_irq_process()
6283 ring_id = le32_to_cpu(rdev->ih.ring[ring_index + 2]) & 0xff; in si_irq_process()
6435 rptr &= rdev->ih.ptr_mask; in si_irq_process()
6444 rdev->ih.rptr = rptr; in si_irq_process()
6445 atomic_set(&rdev->ih.lock, 0); in si_irq_process()
6910 rdev->ih.ring_obj = NULL; in si_init()