Lines Matching refs:_val
1411 #define SET_BITS(_var, _index, _width, _val) \ argument
1414 (_var) |= (((_val) & ((0x1 << (_width)) - 1)) << (_index)); \
1420 #define SET_BITS_LE(_var, _index, _width, _val) \ argument
1423 (_var) |= cpu_to_le32((((_val) & \
1440 #define XGMAC_SET_BITS(_var, _prefix, _field, _val) \ argument
1443 _prefix##_##_field##_WIDTH, (_val))
1450 #define XGMAC_SET_BITS_LE(_var, _prefix, _field, _val) \ argument
1453 _prefix##_##_field##_WIDTH, (_val))
1470 #define XGMAC_IOWRITE(_pdata, _reg, _val) \ argument
1471 iowrite32((_val), (_pdata)->xgmac_regs + _reg)
1473 #define XGMAC_IOWRITE_BITS(_pdata, _reg, _field, _val) \ argument
1478 _reg##_##_field##_WIDTH, (_val)); \
1495 #define XGMAC_MTL_IOWRITE(_pdata, _n, _reg, _val) \ argument
1496 iowrite32((_val), (_pdata)->xgmac_regs + \
1499 #define XGMAC_MTL_IOWRITE_BITS(_pdata, _n, _reg, _field, _val) \ argument
1504 _reg##_##_field##_WIDTH, (_val)); \
1520 #define XGMAC_DMA_IOWRITE(_channel, _reg, _val) \ argument
1521 iowrite32((_val), (_channel)->dma_regs + _reg)
1523 #define XGMAC_DMA_IOWRITE_BITS(_channel, _reg, _field, _val) \ argument
1528 _reg##_##_field##_WIDTH, (_val)); \
1540 #define XPCS_SET_BITS(_var, _prefix, _field, _val) \ argument
1543 _prefix##_##_field##_WIDTH, (_val))
1545 #define XPCS32_IOWRITE(_pdata, _off, _val) \ argument
1546 iowrite32(_val, (_pdata)->xpcs_regs + (_off))
1551 #define XPCS16_IOWRITE(_pdata, _off, _val) \ argument
1552 iowrite16(_val, (_pdata)->xpcs_regs + (_off))
1565 #define XSIR_SET_BITS(_var, _prefix, _field, _val) \ argument
1568 _prefix##_##_field##_WIDTH, (_val))
1578 #define XSIR0_IOWRITE(_pdata, _reg, _val) \ argument
1579 iowrite16((_val), (_pdata)->sir0_regs + _reg)
1581 #define XSIR0_IOWRITE_BITS(_pdata, _reg, _field, _val) \ argument
1586 _reg##_##_field##_WIDTH, (_val)); \
1598 #define XSIR1_IOWRITE(_pdata, _reg, _val) \ argument
1599 iowrite16((_val), (_pdata)->sir1_regs + _reg)
1601 #define XSIR1_IOWRITE_BITS(_pdata, _reg, _field, _val) \ argument
1606 _reg##_##_field##_WIDTH, (_val)); \
1621 #define XRXTX_IOWRITE(_pdata, _reg, _val) \ argument
1622 iowrite16((_val), (_pdata)->rxtx_regs + _reg)
1624 #define XRXTX_IOWRITE_BITS(_pdata, _reg, _field, _val) \ argument
1629 _reg##_##_field##_WIDTH, (_val)); \
1641 #define XP_SET_BITS(_var, _prefix, _field, _val) \ argument
1644 _prefix##_##_field##_WIDTH, (_val))
1654 #define XP_IOWRITE(_pdata, _reg, _val) \ argument
1655 iowrite32((_val), (_pdata)->xprop_regs + (_reg))
1657 #define XP_IOWRITE_BITS(_pdata, _reg, _field, _val) \ argument
1662 _reg##_##_field##_WIDTH, (_val)); \
1674 #define XI2C_SET_BITS(_var, _prefix, _field, _val) \ argument
1677 _prefix##_##_field##_WIDTH, (_val))
1687 #define XI2C_IOWRITE(_pdata, _reg, _val) \ argument
1688 iowrite32((_val), (_pdata)->xi2c_regs + (_reg))
1690 #define XI2C_IOWRITE_BITS(_pdata, _reg, _field, _val) \ argument
1695 _reg##_##_field##_WIDTH, (_val)); \
1711 #define XMDIO_WRITE(_pdata, _mmd, _reg, _val) \ argument
1713 MII_ADDR_C45 | (_mmd << 16) | ((_reg) & 0xffff), (_val)))
1715 #define XMDIO_WRITE_BITS(_pdata, _mmd, _reg, _mask, _val) \ argument
1719 mmd_val |= (_val); \