1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3 * Synopsys DesignWare PCIe host controller driver
4 *
5 * Copyright (C) 2013 Samsung Electronics Co., Ltd.
6 * https://www.samsung.com
7 *
8 * Author: Jingoo Han <jg1.han@samsung.com>
9 */
10
11 #ifndef _PCIE_DESIGNWARE_H
12 #define _PCIE_DESIGNWARE_H
13
14 #include <linux/bitfield.h>
15 #include <linux/dma-mapping.h>
16 #include <linux/irq.h>
17 #include <linux/msi.h>
18 #include <linux/pci.h>
19
20 #include <linux/pci-epc.h>
21 #include <linux/pci-epf.h>
22
23 /* Parameters for the waiting for link up routine */
24 #define LINK_WAIT_MAX_RETRIES 10
25 #define LINK_WAIT_USLEEP_MIN 90000
26 #define LINK_WAIT_USLEEP_MAX 100000
27
28 /* Parameters for the waiting for iATU enabled routine */
29 #define LINK_WAIT_MAX_IATU_RETRIES 5
30 #define LINK_WAIT_IATU 9
31
32 /* Synopsys-specific PCIe configuration registers */
33 #define PCIE_PORT_AFR 0x70C
34 #define PORT_AFR_N_FTS_MASK GENMASK(15, 8)
35 #define PORT_AFR_N_FTS(n) FIELD_PREP(PORT_AFR_N_FTS_MASK, n)
36 #define PORT_AFR_CC_N_FTS_MASK GENMASK(23, 16)
37 #define PORT_AFR_CC_N_FTS(n) FIELD_PREP(PORT_AFR_CC_N_FTS_MASK, n)
38 #define PORT_AFR_ENTER_ASPM BIT(30)
39 #define PORT_AFR_L0S_ENTRANCE_LAT_SHIFT 24
40 #define PORT_AFR_L0S_ENTRANCE_LAT_MASK GENMASK(26, 24)
41 #define PORT_AFR_L1_ENTRANCE_LAT_SHIFT 27
42 #define PORT_AFR_L1_ENTRANCE_LAT_MASK GENMASK(29, 27)
43
44 #define PCIE_PORT_LINK_CONTROL 0x710
45 #define PORT_LINK_DLL_LINK_EN BIT(5)
46 #define PORT_LINK_FAST_LINK_MODE BIT(7)
47 #define PORT_LINK_MODE_MASK GENMASK(21, 16)
48 #define PORT_LINK_MODE(n) FIELD_PREP(PORT_LINK_MODE_MASK, n)
49 #define PORT_LINK_MODE_1_LANES PORT_LINK_MODE(0x1)
50 #define PORT_LINK_MODE_2_LANES PORT_LINK_MODE(0x3)
51 #define PORT_LINK_MODE_4_LANES PORT_LINK_MODE(0x7)
52 #define PORT_LINK_MODE_8_LANES PORT_LINK_MODE(0xf)
53
54 #define PCIE_PORT_DEBUG0 0x728
55 #define PORT_LOGIC_LTSSM_STATE_MASK 0x1f
56 #define PORT_LOGIC_LTSSM_STATE_L0 0x11
57 #define PCIE_PORT_DEBUG1 0x72C
58 #define PCIE_PORT_DEBUG1_LINK_UP BIT(4)
59 #define PCIE_PORT_DEBUG1_LINK_IN_TRAINING BIT(29)
60
61 #define PCIE_LINK_WIDTH_SPEED_CONTROL 0x80C
62 #define PORT_LOGIC_N_FTS_MASK GENMASK(7, 0)
63 #define PORT_LOGIC_SPEED_CHANGE BIT(17)
64 #define PORT_LOGIC_LINK_WIDTH_MASK GENMASK(12, 8)
65 #define PORT_LOGIC_LINK_WIDTH(n) FIELD_PREP(PORT_LOGIC_LINK_WIDTH_MASK, n)
66 #define PORT_LOGIC_LINK_WIDTH_1_LANES PORT_LOGIC_LINK_WIDTH(0x1)
67 #define PORT_LOGIC_LINK_WIDTH_2_LANES PORT_LOGIC_LINK_WIDTH(0x2)
68 #define PORT_LOGIC_LINK_WIDTH_4_LANES PORT_LOGIC_LINK_WIDTH(0x4)
69 #define PORT_LOGIC_LINK_WIDTH_8_LANES PORT_LOGIC_LINK_WIDTH(0x8)
70
71 #define PCIE_MSI_ADDR_LO 0x820
72 #define PCIE_MSI_ADDR_HI 0x824
73 #define PCIE_MSI_INTR0_ENABLE 0x828
74 #define PCIE_MSI_INTR0_MASK 0x82C
75 #define PCIE_MSI_INTR0_STATUS 0x830
76
77 #define PCIE_PORT_MULTI_LANE_CTRL 0x8C0
78 #define PORT_MLTI_UPCFG_SUPPORT BIT(7)
79
80 #define PCIE_ATU_VIEWPORT 0x900
81 #define PCIE_ATU_REGION_INBOUND BIT(31)
82 #define PCIE_ATU_REGION_OUTBOUND 0
83 #define PCIE_ATU_CR1 0x904
84 #define PCIE_ATU_INCREASE_REGION_SIZE BIT(13)
85 #define PCIE_ATU_TYPE_MEM 0x0
86 #define PCIE_ATU_TYPE_IO 0x2
87 #define PCIE_ATU_TYPE_CFG0 0x4
88 #define PCIE_ATU_TYPE_CFG1 0x5
89 #define PCIE_ATU_TD BIT(8)
90 #define PCIE_ATU_FUNC_NUM(pf) ((pf) << 20)
91 #define PCIE_ATU_CR2 0x908
92 #define PCIE_ATU_ENABLE BIT(31)
93 #define PCIE_ATU_BAR_MODE_ENABLE BIT(30)
94 #define PCIE_ATU_FUNC_NUM_MATCH_EN BIT(19)
95 #define PCIE_ATU_LOWER_BASE 0x90C
96 #define PCIE_ATU_UPPER_BASE 0x910
97 #define PCIE_ATU_LIMIT 0x914
98 #define PCIE_ATU_LOWER_TARGET 0x918
99 #define PCIE_ATU_BUS(x) FIELD_PREP(GENMASK(31, 24), x)
100 #define PCIE_ATU_DEV(x) FIELD_PREP(GENMASK(23, 19), x)
101 #define PCIE_ATU_FUNC(x) FIELD_PREP(GENMASK(18, 16), x)
102 #define PCIE_ATU_UPPER_TARGET 0x91C
103 #define PCIE_ATU_UPPER_LIMIT 0x924
104
105 #define PCIE_MISC_CONTROL_1_OFF 0x8BC
106 #define PCIE_DBI_RO_WR_EN BIT(0)
107
108 #define PCIE_MSIX_DOORBELL 0x948
109 #define PCIE_MSIX_DOORBELL_PF_SHIFT 24
110
111 #define PCIE_PL_CHK_REG_CONTROL_STATUS 0xB20
112 #define PCIE_PL_CHK_REG_CHK_REG_START BIT(0)
113 #define PCIE_PL_CHK_REG_CHK_REG_CONTINUOUS BIT(1)
114 #define PCIE_PL_CHK_REG_CHK_REG_COMPARISON_ERROR BIT(16)
115 #define PCIE_PL_CHK_REG_CHK_REG_LOGIC_ERROR BIT(17)
116 #define PCIE_PL_CHK_REG_CHK_REG_COMPLETE BIT(18)
117
118 #define PCIE_PL_CHK_REG_ERR_ADDR 0xB28
119
120 /*
121 * iATU Unroll-specific register definitions
122 * From 4.80 core version the address translation will be made by unroll
123 */
124 #define PCIE_ATU_UNR_REGION_CTRL1 0x00
125 #define PCIE_ATU_UNR_REGION_CTRL2 0x04
126 #define PCIE_ATU_UNR_LOWER_BASE 0x08
127 #define PCIE_ATU_UNR_UPPER_BASE 0x0C
128 #define PCIE_ATU_UNR_LOWER_LIMIT 0x10
129 #define PCIE_ATU_UNR_LOWER_TARGET 0x14
130 #define PCIE_ATU_UNR_UPPER_TARGET 0x18
131 #define PCIE_ATU_UNR_UPPER_LIMIT 0x20
132
133 /*
134 * The default address offset between dbi_base and atu_base. Root controller
135 * drivers are not required to initialize atu_base if the offset matches this
136 * default; the driver core automatically derives atu_base from dbi_base using
137 * this offset, if atu_base not set.
138 */
139 #define DEFAULT_DBI_ATU_OFFSET (0x3 << 20)
140
141 /* Register address builder */
142 #define PCIE_GET_ATU_OUTB_UNR_REG_OFFSET(region) \
143 ((region) << 9)
144
145 #define PCIE_GET_ATU_INB_UNR_REG_OFFSET(region) \
146 (((region) << 9) | BIT(8))
147
148 #define MAX_MSI_IRQS 256
149 #define MAX_MSI_IRQS_PER_CTRL 32
150 #define MAX_MSI_CTRLS (MAX_MSI_IRQS / MAX_MSI_IRQS_PER_CTRL)
151 #define MSI_REG_CTRL_BLOCK_SIZE 12
152 #define MSI_DEF_NUM_VECTORS 32
153
154 /* Maximum number of inbound/outbound iATUs */
155 #define MAX_IATU_IN 256
156 #define MAX_IATU_OUT 256
157
158 struct pcie_port;
159 struct dw_pcie;
160 struct dw_pcie_ep;
161
162 enum dw_pcie_region_type {
163 DW_PCIE_REGION_UNKNOWN,
164 DW_PCIE_REGION_INBOUND,
165 DW_PCIE_REGION_OUTBOUND,
166 };
167
168 enum dw_pcie_device_mode {
169 DW_PCIE_UNKNOWN_TYPE,
170 DW_PCIE_EP_TYPE,
171 DW_PCIE_LEG_EP_TYPE,
172 DW_PCIE_RC_TYPE,
173 };
174
175 struct dw_pcie_host_ops {
176 int (*host_init)(struct pcie_port *pp);
177 int (*msi_host_init)(struct pcie_port *pp);
178 };
179
180 struct pcie_port {
181 bool has_msi_ctrl:1;
182 u64 cfg0_base;
183 void __iomem *va_cfg0_base;
184 u32 cfg0_size;
185 resource_size_t io_base;
186 phys_addr_t io_bus_addr;
187 u32 io_size;
188 int irq;
189 const struct dw_pcie_host_ops *ops;
190 int msi_irq;
191 struct irq_domain *irq_domain;
192 struct irq_domain *msi_domain;
193 dma_addr_t msi_data;
194 struct irq_chip *msi_irq_chip;
195 u32 num_vectors;
196 u32 irq_mask[MAX_MSI_CTRLS];
197 struct pci_host_bridge *bridge;
198 raw_spinlock_t lock;
199 DECLARE_BITMAP(msi_irq_in_use, MAX_MSI_IRQS);
200 };
201
202 enum dw_pcie_as_type {
203 DW_PCIE_AS_UNKNOWN,
204 DW_PCIE_AS_MEM,
205 DW_PCIE_AS_IO,
206 };
207
208 struct dw_pcie_ep_ops {
209 void (*ep_init)(struct dw_pcie_ep *ep);
210 int (*raise_irq)(struct dw_pcie_ep *ep, u8 func_no,
211 enum pci_epc_irq_type type, u16 interrupt_num);
212 const struct pci_epc_features* (*get_features)(struct dw_pcie_ep *ep);
213 /*
214 * Provide a method to implement the different func config space
215 * access for different platform, if different func have different
216 * offset, return the offset of func. if use write a register way
217 * return a 0, and implement code in callback function of platform
218 * driver.
219 */
220 unsigned int (*func_conf_select)(struct dw_pcie_ep *ep, u8 func_no);
221 };
222
223 struct dw_pcie_ep_func {
224 struct list_head list;
225 u8 func_no;
226 u8 msi_cap; /* MSI capability offset */
227 u8 msix_cap; /* MSI-X capability offset */
228 };
229
230 struct dw_pcie_ep {
231 struct pci_epc *epc;
232 struct list_head func_list;
233 const struct dw_pcie_ep_ops *ops;
234 phys_addr_t phys_base;
235 size_t addr_size;
236 size_t page_size;
237 u8 bar_to_atu[PCI_STD_NUM_BARS];
238 phys_addr_t *outbound_addr;
239 unsigned long *ib_window_map;
240 unsigned long *ob_window_map;
241 void __iomem *msi_mem;
242 phys_addr_t msi_mem_phys;
243 struct pci_epf_bar *epf_bar[PCI_STD_NUM_BARS];
244 };
245
246 struct dw_pcie_ops {
247 u64 (*cpu_addr_fixup)(struct dw_pcie *pcie, u64 cpu_addr);
248 u32 (*read_dbi)(struct dw_pcie *pcie, void __iomem *base, u32 reg,
249 size_t size);
250 void (*write_dbi)(struct dw_pcie *pcie, void __iomem *base, u32 reg,
251 size_t size, u32 val);
252 void (*write_dbi2)(struct dw_pcie *pcie, void __iomem *base, u32 reg,
253 size_t size, u32 val);
254 int (*link_up)(struct dw_pcie *pcie);
255 int (*start_link)(struct dw_pcie *pcie);
256 void (*stop_link)(struct dw_pcie *pcie);
257 };
258
259 struct dw_pcie {
260 struct device *dev;
261 void __iomem *dbi_base;
262 void __iomem *dbi_base2;
263 /* Used when iatu_unroll_enabled is true */
264 void __iomem *atu_base;
265 size_t atu_size;
266 u32 num_ib_windows;
267 u32 num_ob_windows;
268 struct pcie_port pp;
269 struct dw_pcie_ep ep;
270 const struct dw_pcie_ops *ops;
271 unsigned int version;
272 int num_lanes;
273 int link_gen;
274 u8 n_fts[2];
275 bool iatu_unroll_enabled: 1;
276 bool io_cfg_atu_shared: 1;
277 };
278
279 #define to_dw_pcie_from_pp(port) container_of((port), struct dw_pcie, pp)
280
281 #define to_dw_pcie_from_ep(endpoint) \
282 container_of((endpoint), struct dw_pcie, ep)
283
284 u8 dw_pcie_find_capability(struct dw_pcie *pci, u8 cap);
285 u16 dw_pcie_find_ext_capability(struct dw_pcie *pci, u8 cap);
286 u16 dw_pcie_msi_capabilities(struct dw_pcie *pci);
287
288 int dw_pcie_read(void __iomem *addr, int size, u32 *val);
289 int dw_pcie_write(void __iomem *addr, int size, u32 val);
290
291 u32 dw_pcie_read_dbi(struct dw_pcie *pci, u32 reg, size_t size);
292 void dw_pcie_write_dbi(struct dw_pcie *pci, u32 reg, size_t size, u32 val);
293 void dw_pcie_write_dbi2(struct dw_pcie *pci, u32 reg, size_t size, u32 val);
294 int dw_pcie_link_up(struct dw_pcie *pci);
295 void dw_pcie_upconfig_setup(struct dw_pcie *pci);
296 int dw_pcie_wait_for_link(struct dw_pcie *pci);
297 void dw_pcie_prog_outbound_atu(struct dw_pcie *pci, int index,
298 int type, u64 cpu_addr, u64 pci_addr,
299 u64 size);
300 void dw_pcie_prog_ep_outbound_atu(struct dw_pcie *pci, u8 func_no, int index,
301 int type, u64 cpu_addr, u64 pci_addr,
302 u64 size);
303 int dw_pcie_prog_inbound_atu(struct dw_pcie *pci, u8 func_no, int index,
304 int bar, u64 cpu_addr,
305 enum dw_pcie_as_type as_type);
306 void dw_pcie_disable_atu(struct dw_pcie *pci, int index,
307 enum dw_pcie_region_type type);
308 void dw_pcie_setup(struct dw_pcie *pci);
309 void dw_pcie_iatu_detect(struct dw_pcie *pci);
310
dw_pcie_writel_dbi(struct dw_pcie * pci,u32 reg,u32 val)311 static inline void dw_pcie_writel_dbi(struct dw_pcie *pci, u32 reg, u32 val)
312 {
313 dw_pcie_write_dbi(pci, reg, 0x4, val);
314 }
315
dw_pcie_readl_dbi(struct dw_pcie * pci,u32 reg)316 static inline u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg)
317 {
318 return dw_pcie_read_dbi(pci, reg, 0x4);
319 }
320
dw_pcie_writew_dbi(struct dw_pcie * pci,u32 reg,u16 val)321 static inline void dw_pcie_writew_dbi(struct dw_pcie *pci, u32 reg, u16 val)
322 {
323 dw_pcie_write_dbi(pci, reg, 0x2, val);
324 }
325
dw_pcie_readw_dbi(struct dw_pcie * pci,u32 reg)326 static inline u16 dw_pcie_readw_dbi(struct dw_pcie *pci, u32 reg)
327 {
328 return dw_pcie_read_dbi(pci, reg, 0x2);
329 }
330
dw_pcie_writeb_dbi(struct dw_pcie * pci,u32 reg,u8 val)331 static inline void dw_pcie_writeb_dbi(struct dw_pcie *pci, u32 reg, u8 val)
332 {
333 dw_pcie_write_dbi(pci, reg, 0x1, val);
334 }
335
dw_pcie_readb_dbi(struct dw_pcie * pci,u32 reg)336 static inline u8 dw_pcie_readb_dbi(struct dw_pcie *pci, u32 reg)
337 {
338 return dw_pcie_read_dbi(pci, reg, 0x1);
339 }
340
dw_pcie_writel_dbi2(struct dw_pcie * pci,u32 reg,u32 val)341 static inline void dw_pcie_writel_dbi2(struct dw_pcie *pci, u32 reg, u32 val)
342 {
343 dw_pcie_write_dbi2(pci, reg, 0x4, val);
344 }
345
dw_pcie_dbi_ro_wr_en(struct dw_pcie * pci)346 static inline void dw_pcie_dbi_ro_wr_en(struct dw_pcie *pci)
347 {
348 u32 reg;
349 u32 val;
350
351 reg = PCIE_MISC_CONTROL_1_OFF;
352 val = dw_pcie_readl_dbi(pci, reg);
353 val |= PCIE_DBI_RO_WR_EN;
354 dw_pcie_writel_dbi(pci, reg, val);
355 }
356
dw_pcie_dbi_ro_wr_dis(struct dw_pcie * pci)357 static inline void dw_pcie_dbi_ro_wr_dis(struct dw_pcie *pci)
358 {
359 u32 reg;
360 u32 val;
361
362 reg = PCIE_MISC_CONTROL_1_OFF;
363 val = dw_pcie_readl_dbi(pci, reg);
364 val &= ~PCIE_DBI_RO_WR_EN;
365 dw_pcie_writel_dbi(pci, reg, val);
366 }
367
dw_pcie_start_link(struct dw_pcie * pci)368 static inline int dw_pcie_start_link(struct dw_pcie *pci)
369 {
370 if (pci->ops && pci->ops->start_link)
371 return pci->ops->start_link(pci);
372
373 return 0;
374 }
375
dw_pcie_stop_link(struct dw_pcie * pci)376 static inline void dw_pcie_stop_link(struct dw_pcie *pci)
377 {
378 if (pci->ops && pci->ops->stop_link)
379 pci->ops->stop_link(pci);
380 }
381
382 #ifdef CONFIG_PCIE_DW_HOST
383 irqreturn_t dw_handle_msi_irq(struct pcie_port *pp);
384 void dw_pcie_setup_rc(struct pcie_port *pp);
385 int dw_pcie_host_init(struct pcie_port *pp);
386 void dw_pcie_host_deinit(struct pcie_port *pp);
387 int dw_pcie_allocate_domains(struct pcie_port *pp);
388 void __iomem *dw_pcie_own_conf_map_bus(struct pci_bus *bus, unsigned int devfn,
389 int where);
390 #else
dw_handle_msi_irq(struct pcie_port * pp)391 static inline irqreturn_t dw_handle_msi_irq(struct pcie_port *pp)
392 {
393 return IRQ_NONE;
394 }
395
dw_pcie_setup_rc(struct pcie_port * pp)396 static inline void dw_pcie_setup_rc(struct pcie_port *pp)
397 {
398 }
399
dw_pcie_host_init(struct pcie_port * pp)400 static inline int dw_pcie_host_init(struct pcie_port *pp)
401 {
402 return 0;
403 }
404
dw_pcie_host_deinit(struct pcie_port * pp)405 static inline void dw_pcie_host_deinit(struct pcie_port *pp)
406 {
407 }
408
dw_pcie_allocate_domains(struct pcie_port * pp)409 static inline int dw_pcie_allocate_domains(struct pcie_port *pp)
410 {
411 return 0;
412 }
dw_pcie_own_conf_map_bus(struct pci_bus * bus,unsigned int devfn,int where)413 static inline void __iomem *dw_pcie_own_conf_map_bus(struct pci_bus *bus,
414 unsigned int devfn,
415 int where)
416 {
417 return NULL;
418 }
419 #endif
420
421 #ifdef CONFIG_PCIE_DW_EP
422 void dw_pcie_ep_linkup(struct dw_pcie_ep *ep);
423 int dw_pcie_ep_init(struct dw_pcie_ep *ep);
424 int dw_pcie_ep_init_complete(struct dw_pcie_ep *ep);
425 void dw_pcie_ep_init_notify(struct dw_pcie_ep *ep);
426 void dw_pcie_ep_exit(struct dw_pcie_ep *ep);
427 int dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep, u8 func_no);
428 int dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep, u8 func_no,
429 u8 interrupt_num);
430 int dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep *ep, u8 func_no,
431 u16 interrupt_num);
432 int dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep *ep, u8 func_no,
433 u16 interrupt_num);
434 void dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar);
435 struct dw_pcie_ep_func *
436 dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep *ep, u8 func_no);
437 #else
dw_pcie_ep_linkup(struct dw_pcie_ep * ep)438 static inline void dw_pcie_ep_linkup(struct dw_pcie_ep *ep)
439 {
440 }
441
dw_pcie_ep_init(struct dw_pcie_ep * ep)442 static inline int dw_pcie_ep_init(struct dw_pcie_ep *ep)
443 {
444 return 0;
445 }
446
dw_pcie_ep_init_complete(struct dw_pcie_ep * ep)447 static inline int dw_pcie_ep_init_complete(struct dw_pcie_ep *ep)
448 {
449 return 0;
450 }
451
dw_pcie_ep_init_notify(struct dw_pcie_ep * ep)452 static inline void dw_pcie_ep_init_notify(struct dw_pcie_ep *ep)
453 {
454 }
455
dw_pcie_ep_exit(struct dw_pcie_ep * ep)456 static inline void dw_pcie_ep_exit(struct dw_pcie_ep *ep)
457 {
458 }
459
dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep * ep,u8 func_no)460 static inline int dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep, u8 func_no)
461 {
462 return 0;
463 }
464
dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep * ep,u8 func_no,u8 interrupt_num)465 static inline int dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep, u8 func_no,
466 u8 interrupt_num)
467 {
468 return 0;
469 }
470
dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep * ep,u8 func_no,u16 interrupt_num)471 static inline int dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep *ep, u8 func_no,
472 u16 interrupt_num)
473 {
474 return 0;
475 }
476
dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep * ep,u8 func_no,u16 interrupt_num)477 static inline int dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep *ep,
478 u8 func_no,
479 u16 interrupt_num)
480 {
481 return 0;
482 }
483
dw_pcie_ep_reset_bar(struct dw_pcie * pci,enum pci_barno bar)484 static inline void dw_pcie_ep_reset_bar(struct dw_pcie *pci, enum pci_barno bar)
485 {
486 }
487
488 static inline struct dw_pcie_ep_func *
dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep * ep,u8 func_no)489 dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep *ep, u8 func_no)
490 {
491 return NULL;
492 }
493 #endif
494 #endif /* _PCIE_DESIGNWARE_H */
495