Home
last modified time | relevance | path

Searched refs:UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT (Results 1 – 7 of 7) sorted by relevance

/drivers/gpu/drm/amd/include/asic_reg/uvd/
Duvd_7_0_sh_mask.h348 #define UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT macro
/drivers/gpu/drm/amd/include/asic_reg/vcn/
Dvcn_1_0_sh_mask.h723 #define UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT macro
Dvcn_2_5_sh_mask.h701 #define UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT macro
Dvcn_2_0_0_sh_mask.h698 #define UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT macro
Dvcn_2_6_0_sh_mask.h2530 #define UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT macro
Dvcn_3_0_0_sh_mask.h860 #define UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT macro
Dvcn_4_0_0_sh_mask.h5241 #define UVD_JRBC_RB_WPTR__RB_WPTR__SHIFT macro