Searched refs:SIModeRegisterDefaults (Results 1 – 8 of 8) sorted by relevance
667 struct SIModeRegisterDefaults { struct689 SIModeRegisterDefaults() : in SIModeRegisterDefaults() argument696 SIModeRegisterDefaults(const Function &F, const GCNSubtarget &ST);698 static SIModeRegisterDefaults getDefaultForCallingConv(CallingConv::ID CC) { in getDefaultForCallingConv() argument701 SIModeRegisterDefaults Mode; in getDefaultForCallingConv()709 bool operator ==(const SIModeRegisterDefaults Other) const {723 bool isInlineCompatible(SIModeRegisterDefaults CalleeMode) const { in isInlineCompatible() argument
1308 SIModeRegisterDefaults::SIModeRegisterDefaults(const Function &F, in SIModeRegisterDefaults() function in llvm::AMDGPU::SIModeRegisterDefaults
33 AMDGPU::SIModeRegisterDefaults Mode;60 AMDGPU::SIModeRegisterDefaults getMode() const { in getMode()
748 AMDGPU::SIModeRegisterDefaults CallerMode(*Caller, *CallerST); in areInlineCompatible()749 AMDGPU::SIModeRegisterDefaults CalleeMode(*Callee, *CalleeST); in areInlineCompatible()
72 static uint32_t getFPMode(AMDGPU::SIModeRegisterDefaults Mode) { in getFPMode()1035 const SIModeRegisterDefaults Mode = MFI->getMode(); in getSIProgramInfo()
244 SIMode(const AMDGPU::SIModeRegisterDefaults &Mode) {
2035 AMDGPU::SIModeRegisterDefaults Mode) { in toggleSPDenormMode()2070 AMDGPU::SIModeRegisterDefaults Mode = MFI->getMode(); in legalizeFDIV32()
133 AMDGPU::SIModeRegisterDefaults Mode;412 Mode = AMDGPU::SIModeRegisterDefaults(MF.getFunction(), *Subtarget); in runOnMachineFunction()