Home
last modified time | relevance | path

Searched refs:clt (Results 1 – 25 of 26) sorted by relevance

12

/external/ltp/testcases/open_posix_testsuite/conformance/interfaces/fork/
D22-1.c55 clockid_t clp, clt; in main() local
96 ret = pthread_getcpuclockid(pthread_self(), &clt); in main()
104 ret = clock_gettime(clt, &tp); in main()
145 ret = pthread_getcpuclockid(pthread_self(), &clt); in main()
152 ret = clock_gettime(clt, &tp); in main()
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/SystemZ/
Dinsn-good-zEC12.s137 #CHECK: clt %r0, 12, -524288 # encoding: [0xeb,0x0c,0x00,0x00,0x80,0x23]
138 #CHECK: clt %r0, 12, -1 # encoding: [0xeb,0x0c,0x0f,0xff,0xff,0x23]
139 #CHECK: clt %r0, 12, 0 # encoding: [0xeb,0x0c,0x00,0x00,0x00,0x23]
140 #CHECK: clt %r0, 12, 1 # encoding: [0xeb,0x0c,0x00,0x01,0x00,0x23]
141 #CHECK: clt %r0, 12, 524287 # encoding: [0xeb,0x0c,0x0f,0xff,0x7f,0x23]
142 #CHECK: clt %r0, 12, 0(%r1) # encoding: [0xeb,0x0c,0x10,0x00,0x00,0x23]
143 #CHECK: clt %r0, 12, 0(%r15) # encoding: [0xeb,0x0c,0xf0,0x00,0x00,0x23]
144 #CHECK: clt %r0, 12, 12345(%r6) # encoding: [0xeb,0x0c,0x60,0x39,0x03,0x23]
145 #CHECK: clt %r15, 12, 0 # encoding: [0xeb,0xfc,0x00,0x00,0x00,0x23]
153 clt %r0, 12, -524288
[all …]
Dinsn-bad-zEC12.s131 #CHECK: clt %r0, -1, 0
133 #CHECK: clt %r0, 16, 0
135 #CHECK: clt %r0, 12, -524289
137 #CHECK: clt %r0, 12, 524288
139 #CHECK: clt %r0, 12, 0(%r1,%r2)
141 clt %r0, -1, 0
142 clt %r0, 16, 0
143 clt %r0, 12, -524289
144 clt %r0, 12, 524288
145 clt %r0, 12, 0(%r1,%r2)
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/AVR/
Dinst-family-set-clr-flag.s67 clt label
102 ; CHECK: clt ; encoding: [0xe8,0x94]
103 ; CHECK: clt ; encoding: [0xe8,0x94]
/external/swiftshader/third_party/llvm-7.0/llvm/test/CodeGen/Mips/msa/
D3r-c.ll279 %2 = tail call <16 x i8> @llvm.mips.clt.s.b(<16 x i8> %0, <16 x i8> %1)
284 declare <16 x i8> @llvm.mips.clt.s.b(<16 x i8>, <16 x i8>) nounwind
301 %2 = tail call <8 x i16> @llvm.mips.clt.s.h(<8 x i16> %0, <8 x i16> %1)
306 declare <8 x i16> @llvm.mips.clt.s.h(<8 x i16>, <8 x i16>) nounwind
323 %2 = tail call <4 x i32> @llvm.mips.clt.s.w(<4 x i32> %0, <4 x i32> %1)
328 declare <4 x i32> @llvm.mips.clt.s.w(<4 x i32>, <4 x i32>) nounwind
345 %2 = tail call <2 x i64> @llvm.mips.clt.s.d(<2 x i64> %0, <2 x i64> %1)
350 declare <2 x i64> @llvm.mips.clt.s.d(<2 x i64>, <2 x i64>) nounwind
367 %2 = tail call <16 x i8> @llvm.mips.clt.u.b(<16 x i8> %0, <16 x i8> %1)
372 declare <16 x i8> @llvm.mips.clt.u.b(<16 x i8>, <16 x i8>) nounwind
[all …]
/external/llvm/test/CodeGen/Mips/msa/
D3r-c.ll279 %2 = tail call <16 x i8> @llvm.mips.clt.s.b(<16 x i8> %0, <16 x i8> %1)
284 declare <16 x i8> @llvm.mips.clt.s.b(<16 x i8>, <16 x i8>) nounwind
301 %2 = tail call <8 x i16> @llvm.mips.clt.s.h(<8 x i16> %0, <8 x i16> %1)
306 declare <8 x i16> @llvm.mips.clt.s.h(<8 x i16>, <8 x i16>) nounwind
323 %2 = tail call <4 x i32> @llvm.mips.clt.s.w(<4 x i32> %0, <4 x i32> %1)
328 declare <4 x i32> @llvm.mips.clt.s.w(<4 x i32>, <4 x i32>) nounwind
345 %2 = tail call <2 x i64> @llvm.mips.clt.s.d(<2 x i64> %0, <2 x i64> %1)
350 declare <2 x i64> @llvm.mips.clt.s.d(<2 x i64>, <2 x i64>) nounwind
367 %2 = tail call <16 x i8> @llvm.mips.clt.u.b(<16 x i8> %0, <16 x i8> %1)
372 declare <16 x i8> @llvm.mips.clt.u.b(<16 x i8>, <16 x i8>) nounwind
[all …]
/external/bcc/src/cc/frontends/p4/test/
Dcleanup.sh7 ip netns del clt
9 ip link del dev veth-clt-sw
/external/python/cpython3/Lib/idlelib/
Dpyshell.py563 clt = self.rpcclt
564 if clt is None:
567 response = clt.pollresponse(self.active_seq, wait=0.05)
/external/python/cpython2/Lib/idlelib/
DPyShell.py567 clt = self.rpcclt
568 if clt is None:
571 response = clt.pollresponse(self.active_seq, wait=0.05)
/external/python/cpython3/Lib/test/test_asyncio/
Dtest_streams.py778 clt, _ = sock.accept()
779 clt.close()
/external/swiftshader/third_party/llvm-7.0/configs/common/include/llvm/IR/
DIntrinsicEnums.inc3103 mips_clt_s_b, // llvm.mips.clt.s.b
3104 mips_clt_s_d, // llvm.mips.clt.s.d
3105 mips_clt_s_h, // llvm.mips.clt.s.h
3106 mips_clt_s_w, // llvm.mips.clt.s.w
3107 mips_clt_u_b, // llvm.mips.clt.u.b
3108 mips_clt_u_d, // llvm.mips.clt.u.d
3109 mips_clt_u_h, // llvm.mips.clt.u.h
3110 mips_clt_u_w, // llvm.mips.clt.u.w
DIntrinsicImpl.inc3129 "llvm.mips.clt.s.b",
3130 "llvm.mips.clt.s.d",
3131 "llvm.mips.clt.s.h",
3132 "llvm.mips.clt.s.w",
3133 "llvm.mips.clt.u.b",
3134 "llvm.mips.clt.u.d",
3135 "llvm.mips.clt.u.h",
3136 "llvm.mips.clt.u.w",
12007 1, // llvm.mips.clt.s.b
12008 1, // llvm.mips.clt.s.d
[all …]
/external/swiftshader/third_party/llvm-7.0/llvm/lib/Target/SystemZ/
DSystemZInstrInfo.td220 defm CLT : CmpBranchRSYbPair<"clt", 0xEB23, GR32>;
239 def CLTAsm#V : FixedCmpBranchRSYb<ICV<V>, "clt", 0xEB23, GR32>;
/external/v8/src/s390/
Dconstants-s390.h203 V(clt, CLT, 0xEB23) /* type = RSY_B COMPARE LOGICAL AND TRAP (32) */ \
/external/llvm/lib/Target/AVR/
DAVRInstrInfo.td1717 def : InstAlias<"clt", (BCLRs 6)>;
/external/swiftshader/third_party/llvm-7.0/llvm/lib/Target/AVR/
DAVRInstrInfo.td1818 def : InstAlias<"clt", (BCLRs 6)>;
/external/swiftshader/third_party/llvm-subzero/build/Windows/include/llvm/IR/
DIntrinsics.gen2344 mips_clt_s_b, // llvm.mips.clt.s.b
2345 mips_clt_s_d, // llvm.mips.clt.s.d
2346 mips_clt_s_h, // llvm.mips.clt.s.h
2347 mips_clt_s_w, // llvm.mips.clt.s.w
2348 mips_clt_u_b, // llvm.mips.clt.u.b
2349 mips_clt_u_d, // llvm.mips.clt.u.d
2350 mips_clt_u_h, // llvm.mips.clt.u.h
2351 mips_clt_u_w, // llvm.mips.clt.u.w
8402 "llvm.mips.clt.s.b",
8403 "llvm.mips.clt.s.d",
[all …]
/external/swiftshader/third_party/llvm-subzero/build/Linux/include/llvm/IR/
DIntrinsics.gen2344 mips_clt_s_b, // llvm.mips.clt.s.b
2345 mips_clt_s_d, // llvm.mips.clt.s.d
2346 mips_clt_s_h, // llvm.mips.clt.s.h
2347 mips_clt_s_w, // llvm.mips.clt.s.w
2348 mips_clt_u_b, // llvm.mips.clt.u.b
2349 mips_clt_u_d, // llvm.mips.clt.u.d
2350 mips_clt_u_h, // llvm.mips.clt.u.h
2351 mips_clt_u_w, // llvm.mips.clt.u.w
8402 "llvm.mips.clt.s.b",
8403 "llvm.mips.clt.s.d",
[all …]
/external/swiftshader/third_party/llvm-subzero/build/Fuchsia/include/llvm/IR/
DIntrinsics.gen2344 mips_clt_s_b, // llvm.mips.clt.s.b
2345 mips_clt_s_d, // llvm.mips.clt.s.d
2346 mips_clt_s_h, // llvm.mips.clt.s.h
2347 mips_clt_s_w, // llvm.mips.clt.s.w
2348 mips_clt_u_b, // llvm.mips.clt.u.b
2349 mips_clt_u_d, // llvm.mips.clt.u.d
2350 mips_clt_u_h, // llvm.mips.clt.u.h
2351 mips_clt_u_w, // llvm.mips.clt.u.w
8402 "llvm.mips.clt.s.b",
8403 "llvm.mips.clt.s.d",
[all …]
/external/swiftshader/third_party/llvm-subzero/build/MacOS/include/llvm/IR/
DIntrinsics.gen2338 mips_clt_s_b, // llvm.mips.clt.s.b
2339 mips_clt_s_d, // llvm.mips.clt.s.d
2340 mips_clt_s_h, // llvm.mips.clt.s.h
2341 mips_clt_s_w, // llvm.mips.clt.s.w
2342 mips_clt_u_b, // llvm.mips.clt.u.b
2343 mips_clt_u_d, // llvm.mips.clt.u.d
2344 mips_clt_u_h, // llvm.mips.clt.u.h
2345 mips_clt_u_w, // llvm.mips.clt.u.w
8362 "llvm.mips.clt.s.b",
8363 "llvm.mips.clt.s.d",
[all …]
/external/swiftshader/third_party/llvm-subzero/build/Android/include/llvm/IR/
DIntrinsics.gen2344 mips_clt_s_b, // llvm.mips.clt.s.b
2345 mips_clt_s_d, // llvm.mips.clt.s.d
2346 mips_clt_s_h, // llvm.mips.clt.s.h
2347 mips_clt_s_w, // llvm.mips.clt.s.w
2348 mips_clt_u_b, // llvm.mips.clt.u.b
2349 mips_clt_u_d, // llvm.mips.clt.u.d
2350 mips_clt_u_h, // llvm.mips.clt.u.h
2351 mips_clt_u_w, // llvm.mips.clt.u.w
8402 "llvm.mips.clt.s.b",
8403 "llvm.mips.clt.s.d",
[all …]
/external/swiftshader/third_party/LLVM/lib/Target/X86/
DX86GenAsmWriter1.inc3845 "\000cbw\000cdq\000cdqe\000fchs\000clc\000cld\000clflush\t\000cli\000clt"
/external/cldr/tools/java/org/unicode/cldr/util/data/
Diso-639-3_Name_Index.tab1356 clt Lautu Chin Chin, Lautu
Diso-639-3.tab1309 clt I L Lautu Chin
/external/icu/icu4c/source/data/misc/
DsupplementalData.txt5000 "clt~u",

12