Home
last modified time | relevance | path

Searched refs:veor (Results 1 – 25 of 61) sorted by relevance

123

/external/capstone/suite/MC/ARM/
Dneon-bitwise-encoding.s.cs4 0xb0,0x01,0x41,0xf3 = veor d16, d17, d16
5 0xf2,0x01,0x40,0xf3 = veor q8, q8, q9
23 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
24 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
25 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
26 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
27 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
28 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
29 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
30 0x56,0x81,0x0e,0xf3 = veor q4, q7, q3
[all …]
Dneont2-bitwise-encoding.s.cs4 0x41,0xff,0xb0,0x01 = veor d16, d17, d16
5 0x40,0xff,0xf2,0x01 = veor q8, q8, q9
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
Dneon-bitwise-encoding.s10 veor d16, d17, d16
11 veor q8, q8, q9
13 @ CHECK: veor d16, d17, d16 @ encoding: [0xb0,0x01,0x41,0xf3]
14 @ CHECK: veor q8, q8, q9 @ encoding: [0xf2,0x01,0x40,0xf3]
110 veor q4, q7, q3
111 veor.8 q4, q7, q3
112 veor.16 q4, q7, q3
113 veor.32 q4, q7, q3
114 veor.64 q4, q7, q3
116 veor.i8 q4, q7, q3
[all …]
Dneont2-bitwise-encoding.s11 veor d16, d17, d16
12 veor q8, q8, q9
14 @ CHECK: veor d16, d17, d16 @ encoding: [0x41,0xff,0xb0,0x01]
15 @ CHECK: veor q8, q8, q9 @ encoding: [0x40,0xff,0xf2,0x01]
/external/llvm/test/MC/ARM/
Dneon-bitwise-encoding.s10 veor d16, d17, d16
11 veor q8, q8, q9
13 @ CHECK: veor d16, d17, d16 @ encoding: [0xb0,0x01,0x41,0xf3]
14 @ CHECK: veor q8, q8, q9 @ encoding: [0xf2,0x01,0x40,0xf3]
110 veor q4, q7, q3
111 veor.8 q4, q7, q3
112 veor.16 q4, q7, q3
113 veor.32 q4, q7, q3
114 veor.64 q4, q7, q3
116 veor.i8 q4, q7, q3
[all …]
Dneont2-bitwise-encoding.s11 veor d16, d17, d16
12 veor q8, q8, q9
14 @ CHECK: veor d16, d17, d16 @ encoding: [0x41,0xff,0xb0,0x01]
15 @ CHECK: veor q8, q8, q9 @ encoding: [0x40,0xff,0xf2,0x01]
/external/boringssl/ios-arm/crypto/fipsmodule/
Dghashv8-armx32.S41 veor q12,q3,q8 @ twisted H
47 veor q8,q8,q12
52 veor q10,q0,q2
53 veor q1,q1,q9
54 veor q1,q1,q10
59 veor q0,q1,q10
63 veor q10,q10,q2
64 veor q14,q0,q10
67 veor q9,q9,q14
90 veor q9,q9,q3 @ Karatsuba pre-processing
[all …]
Dbsaes-armv7.S1122 veor q7, q7, q6 @ fix up round 0 key
1138 veor q7, q7, q6 @ fix up round 0 key
1170 veor q0, q0, q14 @ ^= IV
1172 veor q1, q1, q8
1173 veor q6, q6, q9
1175 veor q4, q4, q10
1176 veor q2, q2, q11
1178 veor q7, q7, q12
1180 veor q3, q3, q13
1182 veor q5, q5, q14
[all …]
Dghash-armv4.S396 veor q3,q3,q8 @ twisted H
418 veor d28,d26,d27 @ Karatsuba pre-processing
439 veor d28,d26,d27 @ Karatsuba pre-processing
447 veor q3,q0 @ inp^=Xi
458 veor q8, q8, q0 @ L = E + F
461 veor q9, q9, q11 @ M = G + H
463 veor d16, d16, d17 @ t0 = (L) (P0 + P1) << 8
466 veor d18, d18, d19 @ t1 = (M) (P2 + P3) << 16
469 veor q10, q10, q0 @ N = I + J
470 veor d16, d16, d17
[all …]
Daesv8-armx32.S54 veor q0,q0,q0
72 veor q3,q3,q9
74 veor q3,q3,q9
76 veor q10,q10,q1
77 veor q3,q3,q9
79 veor q3,q3,q10
90 veor q3,q3,q9
92 veor q3,q3,q9
94 veor q10,q10,q1
95 veor q3,q3,q9
[all …]
Dsha1-armv4-large.S532 veor q15,q15,q15
559 veor q8,q8,q0
562 veor q12,q12,q2
565 veor q12,q12,q8
588 veor q8,q8,q12
591 veor q8,q8,q13
607 veor q9,q9,q1
610 veor q12,q12,q3
613 veor q12,q12,q9
635 veor q9,q9,q12
[all …]
/external/boringssl/linux-arm/crypto/fipsmodule/
Dghashv8-armx32.S40 veor q12,q3,q8 @ twisted H
46 veor q8,q8,q12
51 veor q10,q0,q2
52 veor q1,q1,q9
53 veor q1,q1,q10
58 veor q0,q1,q10
62 veor q10,q10,q2
63 veor q14,q0,q10
66 veor q9,q9,q14
87 veor q9,q9,q3 @ Karatsuba pre-processing
[all …]
Dbsaes-armv7.S1115 veor q7, q7, q6 @ fix up round 0 key
1131 veor q7, q7, q6 @ fix up round 0 key
1163 veor q0, q0, q14 @ ^= IV
1165 veor q1, q1, q8
1166 veor q6, q6, q9
1168 veor q4, q4, q10
1169 veor q2, q2, q11
1171 veor q7, q7, q12
1173 veor q3, q3, q13
1175 veor q5, q5, q14
[all …]
Dghash-armv4.S389 veor q3,q3,q8 @ twisted H
409 veor d28,d26,d27 @ Karatsuba pre-processing
428 veor d28,d26,d27 @ Karatsuba pre-processing
436 veor q3,q0 @ inp^=Xi
447 veor q8, q8, q0 @ L = E + F
450 veor q9, q9, q11 @ M = G + H
452 veor d16, d16, d17 @ t0 = (L) (P0 + P1) << 8
455 veor d18, d18, d19 @ t1 = (M) (P2 + P3) << 16
458 veor q10, q10, q0 @ N = I + J
459 veor d16, d16, d17
[all …]
Dsha1-armv4-large.S529 veor q15,q15,q15
556 veor q8,q8,q0
559 veor q12,q12,q2
562 veor q12,q12,q8
585 veor q8,q8,q12
588 veor q8,q8,q13
604 veor q9,q9,q1
607 veor q12,q12,q3
610 veor q12,q12,q9
632 veor q9,q9,q12
[all …]
/external/swiftshader/third_party/subzero/tests_lit/assembler/arm32/
Dxor-vec.ll1 ; Show that we know how to translate veor vector instructions.
31 ; ASM: veor.i32 q0, q0, q1
33 ; IASM-NOT: veor.i32
46 ; ASM: veor.i16 q0, q0, q1
48 ; IASM-NOT: veor.i16
61 ; ASM: veor.i8 q0, q0, q1
63 ; IASM-NOT: veor.i8
80 ; ASM: veor.i32 q0, q0, q1
82 ; IASM-NOT: veor.i32
95 ; ASM: veor.i16 q0, q0, q1
[all …]
Dveor.ll1 ; Show that we know how to translate veor. Does this by noting that
2 ; loading a double 0.0 introduces a veor.
33 ; ASM: veor.f64 d0, d0, d0
35 ; IASM-NOT: veor
/external/boringssl/ios-arm/crypto/chacha/
Dchacha-armv4.S887 veor q3,q3,q0
889 veor q7,q7,q4
891 veor q11,q11,q8
905 veor q12,q1,q2
907 veor q13,q5,q6
909 veor q14,q9,q10
929 veor q12,q3,q0
931 veor q13,q7,q4
933 veor q14,q11,q8
953 veor q12,q1,q2
[all …]
/external/boringssl/linux-arm/crypto/chacha/
Dchacha-armv4.S884 veor q3,q3,q0
886 veor q7,q7,q4
888 veor q11,q11,q8
902 veor q12,q1,q2
904 veor q13,q5,q6
906 veor q14,q9,q10
926 veor q12,q3,q0
928 veor q13,q7,q4
930 veor q14,q11,q8
950 veor q12,q1,q2
[all …]
/external/swiftshader/third_party/LLVM/test/MC/ARM/
Dneont2-bitwise-encoding.s11 veor d16, d17, d16
12 veor q8, q8, q9
14 @ CHECK: veor d16, d17, d16 @ encoding: [0x41,0xff,0xb0,0x01]
15 @ CHECK: veor q8, q8, q9 @ encoding: [0x40,0xff,0xf2,0x01]
Dneon-bitwise-encoding.s9 veor d16, d17, d16
10 veor q8, q8, q9
12 @ CHECK: veor d16, d17, d16 @ encoding: [0xb0,0x01,0x41,0xf3]
13 @ CHECK: veor q8, q8, q9 @ encoding: [0xf2,0x01,0x40,0xf3]
/external/boringssl/src/crypto/fipsmodule/sha/asm/
Dsha1-armv4-large.pl399 &veor (@X[0],@X[0],@X[-4&7]); # "X[0]"^="X[-16]"
402 &veor (@Tx[0],@Tx[0],@X[-2&7]); # "X[-3]"^"X[-8]"
405 &veor (@Tx[0],@Tx[0],@X[0]); # "X[0]"^="X[-3]"^"X[-8]
428 &veor (@X[0],@X[0],@Tx[0]);
431 &veor (@X[0],@X[0],@Tx[1]); # "X[0]"^=("X[0]">>96)<<<2
448 &veor (@X[0],@X[0],@X[-4&7]); # "X[0]"="X[-32]"^"X[-16]"
451 &veor (@X[0],@X[0],@X[-7&7]); # "X[0]"^="X[-28]"
458 &veor (@Tx[0],@Tx[0],@X[0]); # "X[-6]"^="X[0]"
Dsha256-armv4.pl351 &veor ($T1,$T1,$T2);
360 &veor ($T1,$T1,$T3); # sigma0(X[1..4])
372 &veor ($T5,$T5,$T4);
381 &veor ($T5,$T5,$T4); # sigma1(X[14..15])
396 &veor ($T5,$T5,$T4);
408 &veor ($T5,$T5,$T4); # sigma1(X[16..17])
/external/libvpx/libvpx/vpx_dsp/arm/
Dloopfilter_4_neon.asm188 veor d7, d7, d18 ; qs0 define
196 veor d6, d6, d18 ; ps0 define
198 veor d5, d5, d18 ; ps1 define
201 veor d16, d16, d18 ; qs1
237 veor d6, d26, d18 ; *oq0 = u^0x80 define
244 veor d5, d19, d18 ; *op0 = u^0x80 define
245 veor d4, d21, d18 ; *op1 = u^0x80 define
246 veor d7, d20, d18 ; *oq1 = u^0x80 define
483 veor q7, q7, q10 ; qs0
488 veor q6, q6, q10 ; ps0
[all …]
/external/libvpx/config/arm-neon/vpx_dsp/arm/
Dloopfilter_4_neon.asm.S200 veor d7, d7, d18 @ qs0 define
208 veor d6, d6, d18 @ ps0 define
210 veor d5, d5, d18 @ ps1 define
213 veor d16, d16, d18 @ qs1
249 veor d6, d26, d18 @ *oq0 = u^0x80 define
256 veor d5, d19, d18 @ *op0 = u^0x80 define
257 veor d4, d21, d18 @ *op1 = u^0x80 define
258 veor d7, d20, d18 @ *oq1 = u^0x80 define
498 veor q7, q7, q10 @ qs0
503 veor q6, q6, q10 @ ps0
[all …]

123