• Home
  • Line#
  • Scopes#
  • Navigate#
  • Raw
  • Download
1 // Copyright 2014 the V8 project authors. All rights reserved.
2 // Use of this source code is governed by a BSD-style license that can be
3 // found in the LICENSE file.
4 
5 #ifndef V8_COMPILER_BACKEND_ARM_INSTRUCTION_CODES_ARM_H_
6 #define V8_COMPILER_BACKEND_ARM_INSTRUCTION_CODES_ARM_H_
7 
8 namespace v8 {
9 namespace internal {
10 namespace compiler {
11 
12 // ARM-specific opcodes that specify which assembly sequence to emit.
13 // Most opcodes specify a single instruction.
14 #define TARGET_ARCH_OPCODE_LIST(V) \
15   V(ArmAdd)                        \
16   V(ArmAnd)                        \
17   V(ArmBic)                        \
18   V(ArmClz)                        \
19   V(ArmCmp)                        \
20   V(ArmCmn)                        \
21   V(ArmTst)                        \
22   V(ArmTeq)                        \
23   V(ArmOrr)                        \
24   V(ArmEor)                        \
25   V(ArmSub)                        \
26   V(ArmRsb)                        \
27   V(ArmMul)                        \
28   V(ArmMla)                        \
29   V(ArmMls)                        \
30   V(ArmSmull)                      \
31   V(ArmSmmul)                      \
32   V(ArmSmmla)                      \
33   V(ArmUmull)                      \
34   V(ArmSdiv)                       \
35   V(ArmUdiv)                       \
36   V(ArmMov)                        \
37   V(ArmMvn)                        \
38   V(ArmBfc)                        \
39   V(ArmUbfx)                       \
40   V(ArmSbfx)                       \
41   V(ArmSxtb)                       \
42   V(ArmSxth)                       \
43   V(ArmSxtab)                      \
44   V(ArmSxtah)                      \
45   V(ArmUxtb)                       \
46   V(ArmUxth)                       \
47   V(ArmUxtab)                      \
48   V(ArmRbit)                       \
49   V(ArmRev)                        \
50   V(ArmUxtah)                      \
51   V(ArmAddPair)                    \
52   V(ArmSubPair)                    \
53   V(ArmMulPair)                    \
54   V(ArmLslPair)                    \
55   V(ArmLsrPair)                    \
56   V(ArmAsrPair)                    \
57   V(ArmVcmpF32)                    \
58   V(ArmVaddF32)                    \
59   V(ArmVsubF32)                    \
60   V(ArmVmulF32)                    \
61   V(ArmVmlaF32)                    \
62   V(ArmVmlsF32)                    \
63   V(ArmVdivF32)                    \
64   V(ArmVabsF32)                    \
65   V(ArmVnegF32)                    \
66   V(ArmVsqrtF32)                   \
67   V(ArmVcmpF64)                    \
68   V(ArmVaddF64)                    \
69   V(ArmVsubF64)                    \
70   V(ArmVmulF64)                    \
71   V(ArmVmlaF64)                    \
72   V(ArmVmlsF64)                    \
73   V(ArmVdivF64)                    \
74   V(ArmVmodF64)                    \
75   V(ArmVabsF64)                    \
76   V(ArmVnegF64)                    \
77   V(ArmVsqrtF64)                   \
78   V(ArmVrintmF32)                  \
79   V(ArmVrintmF64)                  \
80   V(ArmVrintpF32)                  \
81   V(ArmVrintpF64)                  \
82   V(ArmVrintzF32)                  \
83   V(ArmVrintzF64)                  \
84   V(ArmVrintaF64)                  \
85   V(ArmVrintnF32)                  \
86   V(ArmVrintnF64)                  \
87   V(ArmVcvtF32F64)                 \
88   V(ArmVcvtF64F32)                 \
89   V(ArmVcvtF32S32)                 \
90   V(ArmVcvtF32U32)                 \
91   V(ArmVcvtF64S32)                 \
92   V(ArmVcvtF64U32)                 \
93   V(ArmVcvtS32F32)                 \
94   V(ArmVcvtU32F32)                 \
95   V(ArmVcvtS32F64)                 \
96   V(ArmVcvtU32F64)                 \
97   V(ArmVmovU32F32)                 \
98   V(ArmVmovF32U32)                 \
99   V(ArmVmovLowU32F64)              \
100   V(ArmVmovLowF64U32)              \
101   V(ArmVmovHighU32F64)             \
102   V(ArmVmovHighF64U32)             \
103   V(ArmVmovF64U32U32)              \
104   V(ArmVmovU32U32F64)              \
105   V(ArmVldrF32)                    \
106   V(ArmVstrF32)                    \
107   V(ArmVldrF64)                    \
108   V(ArmVld1F64)                    \
109   V(ArmVstrF64)                    \
110   V(ArmVst1F64)                    \
111   V(ArmVld1S128)                   \
112   V(ArmVst1S128)                   \
113   V(ArmFloat32Max)                 \
114   V(ArmFloat64Max)                 \
115   V(ArmFloat32Min)                 \
116   V(ArmFloat64Min)                 \
117   V(ArmFloat64SilenceNaN)          \
118   V(ArmLdrb)                       \
119   V(ArmLdrsb)                      \
120   V(ArmStrb)                       \
121   V(ArmLdrh)                       \
122   V(ArmLdrsh)                      \
123   V(ArmStrh)                       \
124   V(ArmLdr)                        \
125   V(ArmStr)                        \
126   V(ArmPush)                       \
127   V(ArmPoke)                       \
128   V(ArmPeek)                       \
129   V(ArmDmbIsh)                     \
130   V(ArmDsbIsb)                     \
131   V(ArmF64x2Splat)                 \
132   V(ArmF64x2ExtractLane)           \
133   V(ArmF64x2ReplaceLane)           \
134   V(ArmF64x2Abs)                   \
135   V(ArmF64x2Neg)                   \
136   V(ArmF64x2Sqrt)                  \
137   V(ArmF64x2Add)                   \
138   V(ArmF64x2Sub)                   \
139   V(ArmF64x2Mul)                   \
140   V(ArmF64x2Div)                   \
141   V(ArmF64x2Min)                   \
142   V(ArmF64x2Max)                   \
143   V(ArmF64x2Eq)                    \
144   V(ArmF64x2Ne)                    \
145   V(ArmF64x2Lt)                    \
146   V(ArmF64x2Le)                    \
147   V(ArmF64x2Pmin)                  \
148   V(ArmF64x2Pmax)                  \
149   V(ArmF64x2Ceil)                  \
150   V(ArmF64x2Floor)                 \
151   V(ArmF64x2Trunc)                 \
152   V(ArmF64x2NearestInt)            \
153   V(ArmF32x4Splat)                 \
154   V(ArmF32x4ExtractLane)           \
155   V(ArmF32x4ReplaceLane)           \
156   V(ArmF32x4SConvertI32x4)         \
157   V(ArmF32x4UConvertI32x4)         \
158   V(ArmF32x4Abs)                   \
159   V(ArmF32x4Neg)                   \
160   V(ArmF32x4Sqrt)                  \
161   V(ArmF32x4RecipApprox)           \
162   V(ArmF32x4RecipSqrtApprox)       \
163   V(ArmF32x4Add)                   \
164   V(ArmF32x4AddHoriz)              \
165   V(ArmF32x4Sub)                   \
166   V(ArmF32x4Mul)                   \
167   V(ArmF32x4Div)                   \
168   V(ArmF32x4Min)                   \
169   V(ArmF32x4Max)                   \
170   V(ArmF32x4Eq)                    \
171   V(ArmF32x4Ne)                    \
172   V(ArmF32x4Lt)                    \
173   V(ArmF32x4Le)                    \
174   V(ArmF32x4Pmin)                  \
175   V(ArmF32x4Pmax)                  \
176   V(ArmI64x2SplatI32Pair)          \
177   V(ArmI64x2ReplaceLaneI32Pair)    \
178   V(ArmI64x2Neg)                   \
179   V(ArmI64x2Shl)                   \
180   V(ArmI64x2ShrS)                  \
181   V(ArmI64x2Add)                   \
182   V(ArmI64x2Sub)                   \
183   V(ArmI64x2Mul)                   \
184   V(ArmI64x2ShrU)                  \
185   V(ArmI32x4Splat)                 \
186   V(ArmI32x4ExtractLane)           \
187   V(ArmI32x4ReplaceLane)           \
188   V(ArmI32x4SConvertF32x4)         \
189   V(ArmI32x4SConvertI16x8Low)      \
190   V(ArmI32x4SConvertI16x8High)     \
191   V(ArmI32x4Neg)                   \
192   V(ArmI32x4Shl)                   \
193   V(ArmI32x4ShrS)                  \
194   V(ArmI32x4Add)                   \
195   V(ArmI32x4AddHoriz)              \
196   V(ArmI32x4Sub)                   \
197   V(ArmI32x4Mul)                   \
198   V(ArmI32x4MinS)                  \
199   V(ArmI32x4MaxS)                  \
200   V(ArmI32x4Eq)                    \
201   V(ArmI32x4Ne)                    \
202   V(ArmI32x4GtS)                   \
203   V(ArmI32x4GeS)                   \
204   V(ArmI32x4UConvertF32x4)         \
205   V(ArmI32x4UConvertI16x8Low)      \
206   V(ArmI32x4UConvertI16x8High)     \
207   V(ArmI32x4ShrU)                  \
208   V(ArmI32x4MinU)                  \
209   V(ArmI32x4MaxU)                  \
210   V(ArmI32x4GtU)                   \
211   V(ArmI32x4GeU)                   \
212   V(ArmI32x4Abs)                   \
213   V(ArmI32x4BitMask)               \
214   V(ArmI32x4DotI16x8S)             \
215   V(ArmI16x8Splat)                 \
216   V(ArmI16x8ExtractLaneS)          \
217   V(ArmI16x8ReplaceLane)           \
218   V(ArmI16x8SConvertI8x16Low)      \
219   V(ArmI16x8SConvertI8x16High)     \
220   V(ArmI16x8Neg)                   \
221   V(ArmI16x8Shl)                   \
222   V(ArmI16x8ShrS)                  \
223   V(ArmI16x8SConvertI32x4)         \
224   V(ArmI16x8Add)                   \
225   V(ArmI16x8AddSatS)               \
226   V(ArmI16x8AddHoriz)              \
227   V(ArmI16x8Sub)                   \
228   V(ArmI16x8SubSatS)               \
229   V(ArmI16x8Mul)                   \
230   V(ArmI16x8MinS)                  \
231   V(ArmI16x8MaxS)                  \
232   V(ArmI16x8Eq)                    \
233   V(ArmI16x8Ne)                    \
234   V(ArmI16x8GtS)                   \
235   V(ArmI16x8GeS)                   \
236   V(ArmI16x8ExtractLaneU)          \
237   V(ArmI16x8UConvertI8x16Low)      \
238   V(ArmI16x8UConvertI8x16High)     \
239   V(ArmI16x8ShrU)                  \
240   V(ArmI16x8UConvertI32x4)         \
241   V(ArmI16x8AddSatU)               \
242   V(ArmI16x8SubSatU)               \
243   V(ArmI16x8MinU)                  \
244   V(ArmI16x8MaxU)                  \
245   V(ArmI16x8GtU)                   \
246   V(ArmI16x8GeU)                   \
247   V(ArmI16x8RoundingAverageU)      \
248   V(ArmI16x8Abs)                   \
249   V(ArmI16x8BitMask)               \
250   V(ArmI8x16Splat)                 \
251   V(ArmI8x16ExtractLaneS)          \
252   V(ArmI8x16ReplaceLane)           \
253   V(ArmI8x16Neg)                   \
254   V(ArmI8x16Shl)                   \
255   V(ArmI8x16ShrS)                  \
256   V(ArmI8x16SConvertI16x8)         \
257   V(ArmI8x16Add)                   \
258   V(ArmI8x16AddSatS)               \
259   V(ArmI8x16Sub)                   \
260   V(ArmI8x16SubSatS)               \
261   V(ArmI8x16Mul)                   \
262   V(ArmI8x16MinS)                  \
263   V(ArmI8x16MaxS)                  \
264   V(ArmI8x16Eq)                    \
265   V(ArmI8x16Ne)                    \
266   V(ArmI8x16GtS)                   \
267   V(ArmI8x16GeS)                   \
268   V(ArmI8x16ExtractLaneU)          \
269   V(ArmI8x16ShrU)                  \
270   V(ArmI8x16UConvertI16x8)         \
271   V(ArmI8x16AddSatU)               \
272   V(ArmI8x16SubSatU)               \
273   V(ArmI8x16MinU)                  \
274   V(ArmI8x16MaxU)                  \
275   V(ArmI8x16GtU)                   \
276   V(ArmI8x16GeU)                   \
277   V(ArmI8x16RoundingAverageU)      \
278   V(ArmI8x16Abs)                   \
279   V(ArmI8x16BitMask)               \
280   V(ArmS128Const)                  \
281   V(ArmS128Zero)                   \
282   V(ArmS128AllOnes)                \
283   V(ArmS128Dup)                    \
284   V(ArmS128And)                    \
285   V(ArmS128Or)                     \
286   V(ArmS128Xor)                    \
287   V(ArmS128Not)                    \
288   V(ArmS128Select)                 \
289   V(ArmS128AndNot)                 \
290   V(ArmS32x4ZipLeft)               \
291   V(ArmS32x4ZipRight)              \
292   V(ArmS32x4UnzipLeft)             \
293   V(ArmS32x4UnzipRight)            \
294   V(ArmS32x4TransposeLeft)         \
295   V(ArmS32x4TransposeRight)        \
296   V(ArmS32x4Shuffle)               \
297   V(ArmS16x8ZipLeft)               \
298   V(ArmS16x8ZipRight)              \
299   V(ArmS16x8UnzipLeft)             \
300   V(ArmS16x8UnzipRight)            \
301   V(ArmS16x8TransposeLeft)         \
302   V(ArmS16x8TransposeRight)        \
303   V(ArmS8x16ZipLeft)               \
304   V(ArmS8x16ZipRight)              \
305   V(ArmS8x16UnzipLeft)             \
306   V(ArmS8x16UnzipRight)            \
307   V(ArmS8x16TransposeLeft)         \
308   V(ArmS8x16TransposeRight)        \
309   V(ArmS8x16Concat)                \
310   V(ArmI8x16Swizzle)               \
311   V(ArmI8x16Shuffle)               \
312   V(ArmS32x2Reverse)               \
313   V(ArmS16x4Reverse)               \
314   V(ArmS16x2Reverse)               \
315   V(ArmS8x8Reverse)                \
316   V(ArmS8x4Reverse)                \
317   V(ArmS8x2Reverse)                \
318   V(ArmV32x4AnyTrue)               \
319   V(ArmV32x4AllTrue)               \
320   V(ArmV16x8AnyTrue)               \
321   V(ArmV16x8AllTrue)               \
322   V(ArmV8x16AnyTrue)               \
323   V(ArmV8x16AllTrue)               \
324   V(ArmS128Load8Splat)             \
325   V(ArmS128Load16Splat)            \
326   V(ArmS128Load32Splat)            \
327   V(ArmS128Load64Splat)            \
328   V(ArmS128Load8x8S)               \
329   V(ArmS128Load8x8U)               \
330   V(ArmS128Load16x4S)              \
331   V(ArmS128Load16x4U)              \
332   V(ArmS128Load32x2S)              \
333   V(ArmS128Load32x2U)              \
334   V(ArmS128Load32Zero)             \
335   V(ArmS128Load64Zero)             \
336   V(ArmWord32AtomicPairLoad)       \
337   V(ArmWord32AtomicPairStore)      \
338   V(ArmWord32AtomicPairAdd)        \
339   V(ArmWord32AtomicPairSub)        \
340   V(ArmWord32AtomicPairAnd)        \
341   V(ArmWord32AtomicPairOr)         \
342   V(ArmWord32AtomicPairXor)        \
343   V(ArmWord32AtomicPairExchange)   \
344   V(ArmWord32AtomicPairCompareExchange)
345 
346 // Addressing modes represent the "shape" of inputs to an instruction.
347 // Many instructions support multiple addressing modes. Addressing modes
348 // are encoded into the InstructionCode of the instruction and tell the
349 // code generator after register allocation which assembler method to call.
350 #define TARGET_ADDRESSING_MODE_LIST(V)  \
351   V(Offset_RI)        /* [%r0 + K] */   \
352   V(Offset_RR)        /* [%r0 + %r1] */ \
353   V(Operand2_I)       /* K */           \
354   V(Operand2_R)       /* %r0 */         \
355   V(Operand2_R_ASR_I) /* %r0 ASR K */   \
356   V(Operand2_R_LSL_I) /* %r0 LSL K */   \
357   V(Operand2_R_LSR_I) /* %r0 LSR K */   \
358   V(Operand2_R_ROR_I) /* %r0 ROR K */   \
359   V(Operand2_R_ASR_R) /* %r0 ASR %r1 */ \
360   V(Operand2_R_LSL_R) /* %r0 LSL %r1 */ \
361   V(Operand2_R_LSR_R) /* %r0 LSR %r1 */ \
362   V(Operand2_R_ROR_R) /* %r0 ROR %r1 */ \
363   V(Root)             /* [%rr + K] */
364 
365 }  // namespace compiler
366 }  // namespace internal
367 }  // namespace v8
368 
369 #endif  // V8_COMPILER_BACKEND_ARM_INSTRUCTION_CODES_ARM_H_
370