/external/llvm-project/llvm/test/Transforms/LoopUnrollAndJam/ |
D | dependencies.ll | 23 %j = phi i32 [ %add6, %for.inner ], [ 0, %for.outer ] 29 %add6 = add nuw nsw i32 %j, 1 30 %exitcond = icmp eq i32 %add6, %N 63 %j = phi i32 [ %add6, %for.inner ], [ 0, %for.outer ] 69 %add6 = add nuw nsw i32 %j, 1 70 %exitcond = icmp eq i32 %add6, %N 101 %j = phi i32 [ %add6, %for.inner ], [ 0, %for.outer ] 107 %add6 = add nuw nsw i32 %j, 1 108 %exitcond = icmp eq i32 %add6, %N 141 %j = phi i32 [ %add6, %for.inner ], [ 0, %for.outer ] [all …]
|
D | dependencies_multidims.ll | 19 %j = phi i32 [ %add6, %for.inner ], [ 0, %for.outer ] 25 %add6 = add nuw nsw i32 %j, 1 32 %exitcond = icmp eq i32 %add6, %N 60 %j = phi i32 [ %add6, %for.inner ], [ 0, %for.outer ] 66 %add6 = add nuw nsw i32 %j, 1 73 %exitcond = icmp eq i32 %add6, %N 101 %j = phi i32 [ %add6, %for.inner ], [ 0, %for.outer ] 107 %add6 = add nuw nsw i32 %j, 1 114 %exitcond = icmp eq i32 %add6, %N
|
/external/llvm/test/CodeGen/X86/ |
D | fast-isel-args.ll | 34 %add6 = fadd float %add3, %add4 35 %add7 = fadd float %add5, %add6 46 %add6 = fadd double %add3, %add4 47 %add7 = fadd double %add5, %add6
|
D | 2011-08-23-PerformSubCombine128.ll | 10 %add6.i2270 = add i128 %add.i2303, 0 11 %sub58.i2271 = sub i128 %add6.i2270, %add149.i2339
|
/external/llvm-project/llvm/test/CodeGen/X86/ |
D | fast-isel-args.ll | 34 %add6 = fadd float %add3, %add4 35 %add7 = fadd float %add5, %add6 46 %add6 = fadd double %add3, %add4 47 %add7 = fadd double %add5, %add6
|
D | 2011-08-23-PerformSubCombine128.ll | 10 %add6.i2270 = add i128 %add.i2303, 0 11 %sub58.i2271 = sub i128 %add6.i2270, %add149.i2339
|
/external/llvm-project/llvm/test/CodeGen/SystemZ/ |
D | frame-02.ll | 62 %add6 = fadd float %l6, %add5 63 %add7 = fadd float %l7, %add6 78 store volatile float %add6, float *%ptr 143 %add6 = fadd float %l6, %add5 144 %add7 = fadd float %l7, %add6 158 store volatile float %add6, float *%ptr 203 %add6 = fadd float %l6, %add5 204 %add7 = fadd float %l7, %add6 212 store volatile float %add6, float *%ptr 246 %add6 = fadd float %l6, %add5 [all …]
|
D | frame-03.ll | 64 %add6 = fadd double %l6, %add5 65 %add7 = fadd double %l7, %add6 80 store volatile double %add6, double *%ptr 145 %add6 = fadd double %l6, %add5 146 %add7 = fadd double %l7, %add6 160 store volatile double %add6, double *%ptr 205 %add6 = fadd double %l6, %add5 206 %add7 = fadd double %l7, %add6 214 store volatile double %add6, double *%ptr 248 %add6 = fadd double %l6, %add5 [all …]
|
D | cond-move-10.ll | 45 %add6 = add i64 %add5, %val6 46 %add7 = add i64 %add6, %val7 91 %add6 = add i32 %add5, %val6 92 %add7 = add i32 %add6, %val7
|
/external/llvm/test/CodeGen/SystemZ/ |
D | frame-03.ll | 64 %add6 = fadd double %l6, %add5 65 %add7 = fadd double %l7, %add6 80 store volatile double %add6, double *%ptr 145 %add6 = fadd double %l6, %add5 146 %add7 = fadd double %l7, %add6 160 store volatile double %add6, double *%ptr 205 %add6 = fadd double %l6, %add5 206 %add7 = fadd double %l7, %add6 214 store volatile double %add6, double *%ptr 248 %add6 = fadd double %l6, %add5 [all …]
|
D | frame-02.ll | 62 %add6 = fadd float %l6, %add5 63 %add7 = fadd float %l7, %add6 78 store volatile float %add6, float *%ptr 143 %add6 = fadd float %l6, %add5 144 %add7 = fadd float %l7, %add6 158 store volatile float %add6, float *%ptr 203 %add6 = fadd float %l6, %add5 204 %add7 = fadd float %l7, %add6 212 store volatile float %add6, float *%ptr 246 %add6 = fadd float %l6, %add5 [all …]
|
/external/llvm-project/llvm/test/CodeGen/ARM/ |
D | machine-outliner-return-1.ll | 20 %add6 = add nsw i32 %d, %c 21 %mul7 = mul nsw i32 %div, %add6 44 %add6 = add nsw i32 %d, %c 45 %mul7 = mul nsw i32 %div, %add6
|
/external/llvm-project/llvm/test/Transforms/Inline/AMDGPU/ |
D | amdgpu-inline-alloca-argument.ll | 15 %add6 = fadd float %add5, 1.0 16 %add7 = fadd float %add6, 1.0 34 %add6 = fadd float %add5, 1.0 35 %add7 = fadd float %add6, 1.0
|
/external/llvm-project/llvm/test/Transforms/SLPVectorizer/X86/ |
D | vectorize-reorder-reuse.ll | 29 %add6 = add i32 %0, %a4 39 %cmp20 = icmp ult i32 %cond19, %add6 40 %cond24 = select i1 %cmp20, i32 %cond19, i32 %add6 83 %add6 = add i32 %0, %a4 93 %cmp20 = icmp ult i32 %cond19, %add6 94 %cond24 = select i1 %cmp20, i32 %cond19, i32 %add6 136 %add6 = add i32 %2, %a4 147 %cmp20 = icmp ult i32 %cond19, %add6 148 %cond24 = select i1 %cmp20, i32 %cond19, i32 %add6
|
/external/llvm-project/llvm/test/CodeGen/Mips/ |
D | stldst.ll | 30 %add6 = add nsw i32 %7, 6 32 …ptr inbounds ([32 x i8], [32 x i8]* @.str, i32 0, i32 0), i32 %sub5, i32 %add6, i32 %0, i32 %1, i3… 33 … %1, i32 %add, i32 %add1, i32 %sub, i32 %add2, i32 %add3, i32 %sub4, i32 %sub5, i32 %add6) nounwind
|
/external/llvm/test/Transforms/SLPVectorizer/X86/ |
D | reduction.ll | 24 %sum.014 = phi double [ %add6, %for.body ], [ 0.000000e+00, %entry ] 34 %add6 = fadd double %sum.014, %add5 40 %phitmp = fptosi double %add6 to i32
|
/external/llvm/test/CodeGen/Mips/ |
D | stldst.ll | 30 %add6 = add nsw i32 %7, 6 32 …ptr inbounds ([32 x i8], [32 x i8]* @.str, i32 0, i32 0), i32 %sub5, i32 %add6, i32 %0, i32 %1, i3… 33 … %1, i32 %add, i32 %add1, i32 %sub, i32 %add2, i32 %add3, i32 %sub4, i32 %sub5, i32 %add6) nounwind
|
/external/llvm-project/llvm/test/CodeGen/Generic/ |
D | 2011-07-07-ScheduleDAGCrash.ll | 14 %add6 = add nsw i256 %or, %d 15 store i256 %add6, i256* %b, align 8
|
/external/llvm/test/CodeGen/Generic/ |
D | 2011-07-07-ScheduleDAGCrash.ll | 13 %add6 = add nsw i256 %or, %d 14 store i256 %add6, i256* %b, align 8
|
/external/llvm-project/llvm/test/CodeGen/AArch64/ |
D | nzcv-save.ll | 15 %add6 = add nsw i256 %or, %d 16 store i256 %add6, i256* %b, align 8
|
D | aarch64-stp-cluster.ll | 167 %add6 = add nsw i64 %2, %mul 168 store i64 %add6, i64* %a, align 8 176 %add6.1 = add nsw i64 %5, %mul.1 177 store i64 %add6.1, i64* %arrayidx5.1, align 8 185 %add6.2 = add nsw i64 %8, %mul.2 186 store i64 %add6.2, i64* %arrayidx5.2, align 8 194 %add6.3 = add nsw i64 %11, %mul.3 195 store i64 %add6.3, i64* %arrayidx5.3, align 8
|
/external/llvm/test/CodeGen/AArch64/ |
D | nzcv-save.ll | 15 %add6 = add nsw i256 %or, %d 16 store i256 %add6, i256* %b, align 8
|
/external/llvm-project/llvm/test/Analysis/CostModel/X86/ |
D | interleaved-load-i8.ll | 25 %s.014 = phi i32 [ %add6, %for.body ], [ 0, %for.body.preheader ] 37 %add6 = add i32 %add5, %conv4 43 %add6.lcssa = phi i32 [ %add6, %for.body ] 47 %s.0.lcssa = phi i32 [ 0, %entry ], [ %add6.lcssa, %for.end.loopexit ]
|
/external/llvm/test/CodeGen/Thumb2/ |
D | thumb2-mul.ll | 23 %add6 = add i32 %mul5, %0 24 %1 = inttoptr i32 %add6 to %struct.CMPoint*
|
/external/llvm-project/llvm/test/CodeGen/Thumb2/ |
D | thumb2-mul.ll | 23 %add6 = add i32 %mul5, %0 24 %1 = inttoptr i32 %add6 to %struct.CMPoint*
|