Home
last modified time | relevance | path

Searched refs:add8 (Results 1 – 25 of 225) sorted by relevance

123456789

/external/llvm/test/CodeGen/AArch64/
DPBQP-chain.ll39 %add8.1 = fadd fast double %mul7.1, %mul7
49 %add8.2 = fadd fast double %mul7.2, %add8.1
59 %add8.3 = fadd fast double %mul7.3, %add8.2
69 %add8.4 = fadd fast double %mul7.4, %add8.3
79 %add8.5 = fadd fast double %mul7.5, %add8.4
89 %add8.6 = fadd fast double %mul7.6, %add8.5
99 %add8.7 = fadd fast double %mul7.7, %add8.6
101 store double %add8.7, double* %ry, align 8
/external/llvm-project/llvm/test/CodeGen/AArch64/
DPBQP-chain.ll39 %add8.1 = fadd fast double %mul7.1, %mul7
49 %add8.2 = fadd fast double %mul7.2, %add8.1
59 %add8.3 = fadd fast double %mul7.3, %add8.2
69 %add8.4 = fadd fast double %mul7.4, %add8.3
79 %add8.5 = fadd fast double %mul7.5, %add8.4
89 %add8.6 = fadd fast double %mul7.6, %add8.5
99 %add8.7 = fadd fast double %mul7.7, %add8.6
101 store double %add8.7, double* %ry, align 8
/external/llvm-project/llvm/test/Transforms/LoopUnrollAndJam/
Dpragma.ll9 ; CHECK: %i.us = phi i32 [ %add8.us.{{[1-9]*}}, %for.latch ], [ 0, %for.outer.preheader.new ]
10 ; CHECK-LOWTHRES: %i.us = phi i32 [ %add8.us, %for.latch ], [ 0, %for.outer.preheader ]
21 %i.us = phi i32 [ %add8.us, %for.latch ], [ 0, %for.outer.preheader ]
38 %add8.us = add nuw i32 %i.us, 1
39 %exitcond25 = icmp eq i32 %add8.us, %I
53 ; CHECK: %i.us = phi i32 [ %add8.us, %for.latch ], [ 0, %for.outer.preheader ]
64 %i.us = phi i32 [ %add8.us, %for.latch ], [ 0, %for.outer.preheader ]
81 %add8.us = add nuw i32 %i.us, 1
82 %exitcond25 = icmp eq i32 %add8.us, %I
96 ; CHECK: %i.us = phi i32 [ %add8.us.7, %for.latch ], [ 0, %for.outer.preheader.new ]
[all …]
Ddisable.ll371 ; CHECK: %i = phi i32 [ %add8, %for.latch ], [ 0, %for.outer.preheader ]
383 %i = phi i32 [ %add8, %for.latch ], [ 0, %for.outer.preheader ]
400 %add8 = add nuw i32 %i, 1
401 %exitcond25 = icmp eq i32 %add8, %I
416 ; CHECK: %i = phi i32 [ %add8, %for.latch ], [ 0, %for.outer.preheader ]
428 %i = phi i32 [ %add8, %for.latch ], [ 0, %for.outer.preheader ]
446 %add8 = add nuw i32 %i, 1
447 %exitcond25 = icmp eq i32 %add8, %I
461 ; CHECK: %i = phi i32 [ %add8, %for.latch ], [ 0, %for.outer.preheader ]
473 %i = phi i32 [ %add8, %for.latch ], [ 0, %for.outer.preheader ]
[all …]
Ddisable_nonforced.ll22 %i.us = phi i32 [ %add8.us, %for.latch ], [ 0, %for.outer.preheader ]
39 %add8.us = add nuw i32 %i.us, 1
40 %exitcond25 = icmp eq i32 %add8.us, %I
Ddisable_nonforced_count.ll24 %i.us = phi i32 [ %add8.us, %for.latch ], [ 0, %for.outer.preheader ]
41 %add8.us = add nuw i32 %i.us, 1
42 %exitcond25 = icmp eq i32 %add8.us, %I
/external/llvm-project/llvm/test/CodeGen/ARM/
Darm-frame-lowering-no-terminator.ll56 %add8.i121 = fadd float %1, %6
59 %add8.i108 = fadd float %add8.i121, %9
62 %add8.i96 = fadd float %2, %add8.i108
65 %mul4.i.i = fmul float %add8.i96, %mul
71 %add8.i = fadd float %mul4.i.i, undef
72 store float %add8.i, float* %arrayidx7.i86, align 4
Dmachine-outliner-return-1.ll22 %add8 = add nsw i32 %mul7, 1
23 ret i32 %add8
46 %add8 = add nsw i32 %mul7, 2
47 ret i32 %add8
/external/llvm-project/llvm/test/CodeGen/SystemZ/
Dcond-move-10.ll47 %add8 = add i64 %add7, %val8
49 %cond = icmp eq i64 %add7, %add8
50 %res = select i1 %cond, i64 %add8, i64 %val9
93 %add8 = add i32 %add7, %val8
95 %cond = icmp eq i32 %add7, %add8
96 %res = select i1 %cond, i32 %add8, i32 %val9
Dframe-04.ll53 %add8 = fadd fp128 %l8, %add5
54 %add9 = fadd fp128 %l9, %add8
61 store volatile fp128 %add8, fp128 *%ptr
108 %add8 = fadd fp128 %l8, %add5
109 %add9 = fadd fp128 %l9, %add8
115 store volatile fp128 %add8, fp128 *%ptr
151 %add8 = fadd fp128 %l8, %add5
156 store volatile fp128 %add8, fp128 *%ptr
/external/llvm/test/Transforms/SLPVectorizer/X86/
Ddiamond.ll27 %add8 = mul i32 %1, %mul238
29 store i32 %add8, i32* %arrayidx9, align 4
65 %add8 = mul i32 %1, %mul238
67 store i32 %add8, i32* %arrayidx9, align 4
95 %add8 = mul i32 %1, %mul238
97 store i32 %add8, i32* %arrayidx9, align 4
Dcrash_bullet.ll75 %add8.i2343 = fadd float undef, undef
76 %add8.i2381 = fadd float undef, undef
107 %mul341 = fmul float undef, %add8.i2343
108 %mul344 = fmul float undef, %add8.i2381
113 %mul364 = fmul float %add8.i2381, %add8.i2381
Dlong_chains.ll24 %add8 = fadd double %mul, 1.000000e+00
27 %mul11 = fmul double %add8, %add8
/external/llvm-project/llvm/test/Transforms/Inline/AMDGPU/
Damdgpu-inline-alloca-argument.ll17 %add8 = fadd float %add7, 1.0
18 %add9 = fadd float %add8, 1.0
36 %add8 = fadd float %add7, 1.0
37 %add9 = fadd float %add8, 1.0
/external/llvm/test/CodeGen/SystemZ/
Dframe-04.ll53 %add8 = fadd fp128 %l8, %add5
54 %add9 = fadd fp128 %l9, %add8
61 store volatile fp128 %add8, fp128 *%ptr
108 %add8 = fadd fp128 %l8, %add5
109 %add9 = fadd fp128 %l9, %add8
115 store volatile fp128 %add8, fp128 *%ptr
151 %add8 = fadd fp128 %l8, %add5
156 store volatile fp128 %add8, fp128 *%ptr
/external/llvm/test/CodeGen/Mips/
Daddressing-mode.ll22 %j.019 = phi i32 [ 0, %for.cond1.preheader ], [ %add8, %for.body3 ]
29 %add8 = add nsw i32 %j.019, %m
30 %cmp2 = icmp slt i32 %add8, 64
/external/llvm-project/llvm/test/CodeGen/Mips/
Daddressing-mode.ll22 %j.019 = phi i32 [ 0, %for.cond1.preheader ], [ %add8, %for.body3 ]
29 %add8 = add nsw i32 %j.019, %m
30 %cmp2 = icmp slt i32 %add8, 64
/external/llvm/test/Analysis/DependenceAnalysis/
DInvariant.ll20 %j.02 = phi i32 [ 0, %for.cond1.preheader ], [ %add8, %for.body3 ]
29 %add8 = add nsw i32 %j.02, 5
30 %cmp2 = icmp slt i32 %add8, 40
/external/llvm-project/llvm/test/Transforms/LoopReroll/
Dreduction.ll22 %add8 = add nsw i32 %add4, %4
26 %add12 = add nsw i32 %add8, %6
67 %add8 = fadd float %add4, %4
71 %add12 = fadd float %add8, %6
112 %add8 = add nsw i32 %add4, %4
116 %add12 = add nsw i32 %add8, %6
/external/llvm/test/Transforms/LoopReroll/
Dreduction.ll22 %add8 = add nsw i32 %add4, %4
26 %add12 = add nsw i32 %add8, %6
67 %add8 = fadd float %add4, %4
71 %add12 = fadd float %add8, %6
112 %add8 = add nsw i32 %add4, %4
116 %add12 = add nsw i32 %add8, %6
/external/llvm-project/llvm/test/Transforms/SLPVectorizer/X86/
Dvectorize-reorder-reuse.ll30 %add8 = add i32 %0, %a5
41 %cmp25 = icmp ult i32 %cond24, %add8
42 %cond29 = select i1 %cmp25, i32 %cond24, i32 %add8
84 %add8 = add i32 %0, %a5
95 %cmp25 = icmp ult i32 %cond24, %add8
96 %cond29 = select i1 %cmp25, i32 %cond24, i32 %add8
139 %add8 = add i32 %3, %a5
149 %cmp25 = icmp ult i32 %cond24, %add8
150 %cond29 = select i1 %cmp25, i32 %cond24, i32 %add8
/external/llvm/test/CodeGen/Hexagon/
Dswp-multi-loops.ll28 %sum1.026 = phi i32 [ %add8, %for.inc12 ], [ 0, %for.body3.lr.ph.preheader ]
49 %sum1.121 = phi i32 [ %sum1.026, %for.end ], [ %add8, %for.body6 ]
53 %add8 = add nsw i32 %1, %sum1.121
68 %sum1.0.lcssa = phi i32 [ 0, %entry ], [ %add8, %for.end14.loopexit ]
/external/llvm-project/llvm/test/Analysis/DependenceAnalysis/
DInvariant.ll23 %j.02 = phi i32 [ 0, %for.cond1.preheader ], [ %add8, %for.body3 ]
32 %add8 = add nsw i32 %j.02, 5
33 %cmp2 = icmp slt i32 %add8, 40
/external/llvm-project/llvm/test/CodeGen/Hexagon/
Dswp-multi-loops.ll28 %sum1.026 = phi i32 [ %add8, %for.inc12 ], [ 0, %for.body3.lr.ph.preheader ]
49 %sum1.121 = phi i32 [ %sum1.026, %for.end ], [ %add8, %for.body6 ]
53 %add8 = add nsw i32 %1, %sum1.121
68 %sum1.0.lcssa = phi i32 [ 0, %entry ], [ %add8, %for.end14.loopexit ]
Dlsr-postinc-nested-loop.ll22 %sum0.029.us = phi i16 [ %add8.us, %for.cond1.for.cond.cleanup3_crit_edge.us ], [ 0, %entry ]
30 %sum0.122.us = phi i16 [ %sum0.029.us, %for.cond1.preheader.us ], [ %add8.us, %for.body4.us ]
36 %add8.us = add i16 %add.us, %1
48 %sum0.0.lcssa = phi i16 [ 0, %entry ], [ %add8.us, %for.cond1.for.cond.cleanup3_crit_edge.us ]

123456789