/external/llvm-project/llvm/test/Transforms/LoopUnrollAndJam/ |
D | dependencies.ll | 17 %i = phi i32 [ %add7, %for.latch ], [ 0, %entry ] 34 %add7 = add nuw nsw i32 %i, 1 38 %exitcond29 = icmp eq i32 %add7, %N 57 %i = phi i32 [ %add7, %for.latch ], [ 0, %entry ] 74 %add7 = add nuw nsw i32 %i, 1 78 %exitcond29 = icmp eq i32 %add7, %N 95 %i = phi i32 [ %add7, %for.latch ], [ 0, %entry ] 112 %add7 = add nuw nsw i32 %i, 1 116 %exitcond29 = icmp eq i32 %add7, %N 135 %i = phi i32 [ %add7, %for.latch ], [ 0, %entry ] [all …]
|
D | dependencies_multidims.ll | 15 %i = phi i32 [ %add7, %for.latch ], [ 0, %entry ] 36 %add7 = add nuw nsw i32 %i, 1 37 %exitcond29 = icmp eq i32 %add7, %N 56 %i = phi i32 [ %add7, %for.latch ], [ 0, %entry ] 77 %add7 = add nuw nsw i32 %i, 1 78 %exitcond29 = icmp eq i32 %add7, %N 97 %i = phi i32 [ %add7, %for.latch ], [ 0, %entry ] 118 %add7 = add nuw nsw i32 %i, 1 119 %exitcond29 = icmp eq i32 %add7, %N
|
/external/llvm/test/CodeGen/X86/ |
D | 2011-06-19-QuicksortCoalescerBug.ll | 18 %add7 = add nsw i32 %i.0, 1 19 %cmp = icmp sgt i32 %add7, %r.tr 23 store i32 %add7, i32* %arrayidx14, align 4 28 %i.1 = phi i32 [ %add16, %if.then ], [ %add7, %do.body ]
|
D | fast-isel-args.ll | 35 %add7 = fadd float %add5, %add6 36 ret float %add7 47 %add7 = fadd double %add5, %add6 48 ret double %add7
|
/external/llvm-project/llvm/test/CodeGen/X86/ |
D | 2011-06-19-QuicksortCoalescerBug.ll | 18 %add7 = add nsw i32 %i.0, 1 19 %cmp = icmp sgt i32 %add7, %r.tr 23 store i32 %add7, i32* %arrayidx14, align 4 28 %i.1 = phi i32 [ %add16, %if.then ], [ %add7, %do.body ]
|
D | fast-isel-args.ll | 35 %add7 = fadd float %add5, %add6 36 ret float %add7 47 %add7 = fadd double %add5, %add6 48 ret double %add7
|
D | MachineSink-SubReg.ll | 25 %add7 = add i64 %mul2, %value 27 %add8 = add i64 %add7, %tmp1
|
/external/llvm/test/CodeGen/Mips/ |
D | addressing-mode.ll | 16 %s.022 = phi i32 [ 0, %entry ], [ %add7, %for.inc9 ] 21 %s.120 = phi i32 [ %s.022, %for.cond1.preheader ], [ %add7, %for.body3 ] 28 %add7 = add i32 %add, %1 39 ret i32 %add7
|
/external/llvm-project/llvm/test/CodeGen/Mips/ |
D | addressing-mode.ll | 16 %s.022 = phi i32 [ 0, %entry ], [ %add7, %for.inc9 ] 21 %s.120 = phi i32 [ %s.022, %for.cond1.preheader ], [ %add7, %for.body3 ] 28 %add7 = add i32 %add, %1 39 ret i32 %add7
|
/external/llvm-project/llvm/test/CodeGen/SystemZ/ |
D | cond-move-10.ll | 46 %add7 = add i64 %add6, %val7 47 %add8 = add i64 %add7, %val8 49 %cond = icmp eq i64 %add7, %add8 92 %add7 = add i32 %add6, %val7 93 %add8 = add i32 %add7, %val8 95 %cond = icmp eq i32 %add7, %add8
|
D | frame-02.ll | 63 %add7 = fadd float %l7, %add6 64 %add8 = fadd float %l8, %add7 79 store volatile float %add7, float *%ptr 144 %add7 = fadd float %l7, %add6 145 %add8 = fadd float %l8, %add7 159 store volatile float %add7, float *%ptr 204 %add7 = fadd float %l7, %add6 205 %add8 = fadd float %l8, %add7 213 store volatile float %add7, float *%ptr 247 %add7 = fadd float %l7, %add6 [all …]
|
D | frame-03.ll | 65 %add7 = fadd double %l7, %add6 66 %add8 = fadd double %l8, %add7 81 store volatile double %add7, double *%ptr 146 %add7 = fadd double %l7, %add6 147 %add8 = fadd double %l8, %add7 161 store volatile double %add7, double *%ptr 206 %add7 = fadd double %l7, %add6 207 %add8 = fadd double %l8, %add7 215 store volatile double %add7, double *%ptr 249 %add7 = fadd double %l7, %add6 [all …]
|
/external/llvm/test/CodeGen/SystemZ/ |
D | frame-03.ll | 65 %add7 = fadd double %l7, %add6 66 %add8 = fadd double %l8, %add7 81 store volatile double %add7, double *%ptr 146 %add7 = fadd double %l7, %add6 147 %add8 = fadd double %l8, %add7 161 store volatile double %add7, double *%ptr 206 %add7 = fadd double %l7, %add6 207 %add8 = fadd double %l8, %add7 215 store volatile double %add7, double *%ptr 249 %add7 = fadd double %l7, %add6 [all …]
|
D | frame-02.ll | 63 %add7 = fadd float %l7, %add6 64 %add8 = fadd float %l8, %add7 79 store volatile float %add7, float *%ptr 144 %add7 = fadd float %l7, %add6 145 %add8 = fadd float %l8, %add7 159 store volatile float %add7, float *%ptr 204 %add7 = fadd float %l7, %add6 205 %add8 = fadd float %l8, %add7 213 store volatile float %add7, float *%ptr 247 %add7 = fadd float %l7, %add6 [all …]
|
/external/llvm-project/llvm/test/Transforms/Inline/AMDGPU/ |
D | amdgpu-inline-alloca-argument.ll | 16 %add7 = fadd float %add6, 1.0 17 %add8 = fadd float %add7, 1.0 35 %add7 = fadd float %add6, 1.0 36 %add8 = fadd float %add7, 1.0
|
/external/llvm/test/Transforms/LoopDistribute/ |
D | pr28443.ll | 12 %add75.epil = phi i64 [ %add7.epil, %for.body ], [ %a, %entry ] 19 %add7.epil = add nsw i64 %add75.epil, 2 20 %epil.iter.cmp = icmp eq i64 %add7.epil, 0
|
/external/llvm-project/llvm/test/Transforms/LoopDistribute/ |
D | pr28443.ll | 12 %add75.epil = phi i64 [ %add7.epil, %for.body ], [ %a, %entry ] 19 %add7.epil = add nsw i64 %add75.epil, 2 20 %epil.iter.cmp = icmp eq i64 %add7.epil, 0
|
/external/llvm/test/Transforms/BBVectorize/X86/ |
D | loop1.ll | 25 %add7 = fadd double %add, %mul6 30 %add12 = fadd double %add7, %mul11 52 ; CHECK-UNRL: %add7 = fadd <2 x double> %add, %mul6 57 ; CHECK-UNRL: %add12 = fadd <2 x double> %add7, %mul11
|
/external/llvm-project/llvm/test/Transforms/LoadStoreVectorizer/X86/ |
D | compare-scev-by-complexity.ll | 38 %add7.i.7 = add nuw nsw i32 %reass.mul347.7, 0 39 %preheader.address0.idx = add nuw nsw i32 %add7.i.7, %mul.i.i 43 %common.address.idx = add nuw nsw i32 %add7.i.7, %conv3.i42.i 53 %add7.i286.7.7 = add nuw nsw i32 %reass.mul343.7, 56 54 %add9.i288.7.7 = add nuw nsw i32 %add7.i286.7.7, %mul.i.i
|
/external/llvm/test/Transforms/BBVectorize/ |
D | loop1.ll | 25 %add7 = fadd double %add, %mul6 30 %add12 = fadd double %add7, %mul11 56 ; CHECK: %add7 = fadd double %add, %mul6.v.r1 57 ; CHECK: %add12 = fadd double %add7, %mul6.v.r2 78 ; CHECK-UNRL: %add7 = fadd <2 x double> %add, %mul6 83 ; CHECK-UNRL: %add12 = fadd <2 x double> %add7, %mul11
|
/external/llvm-project/polly/test/ScopInfo/ |
D | complex_domain_binary_condition.ll | 22 %scale...add7 = select i1 %cmp26, i32 %scale.., i32 0 23 %sub = sub nsw i32 0, %scale...add7 32 %4 = sub i32 %3, %scale...add7
|
/external/llvm-project/llvm/test/Transforms/LoopVectorize/ |
D | pr38697.ll | 147 %val.126 = phi i32 [ %add, %for.body3.lr.ph ], [ %add7, %for.body3 ] 154 %add7 = add i32 %tmp1, %val.126 160 %split = phi i32 [ %add7, %for.body3 ] 208 %val.126 = phi i32 [ %add, %for.body3.lr.ph ], [ %add7, %for.body3 ] 215 %add7 = add i32 %tmp1, %val.126 221 %split = phi i32 [ %add7, %for.body3 ] 270 %val.126 = phi i32 [ %add, %for.body3.lr.ph ], [ %add7, %for.body3 ] 277 %add7 = add i32 %tmp1, %val.126 283 %split = phi i32 [ %add7, %for.body3 ] 330 %val.126 = phi i32 [ %add, %for.body3.lr.ph ], [ %add7, %for.body3 ] [all …]
|
/external/llvm-project/llvm/test/Transforms/LoopVectorize/X86/ |
D | slm-no-vectorize.ll | 25 %conv8 = trunc i64 %add7 to i32 34 %Accumulator.018 = phi i64 [ 0, %for.body.lr.ph ], [ %add7, %for.body ] 44 %add7 = add i64 %shr, %Accumulator.018
|
/external/llvm-project/llvm/test/CodeGen/PowerPC/ |
D | VSX-DForm-Scalars.ll | 23 %add7 = fadd double %add6, %i 24 %add8 = fadd double %add7, %j 57 %add7 = fadd float %add6, %i 58 %add8 = fadd float %add7, %j
|
/external/llvm-project/llvm/test/Analysis/CostModel/X86/ |
D | interleave-load-i32.ll | 35 %add7 = add nsw i32 %add3, %4 39 %add11 = add nsw i32 %add7, %6 71 %add7 = add nsw i32 %add3, %4 75 %add11 = add nsw i32 %add7, %6
|