Lines Matching refs:T0
50 ; 32-CMP-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f14
51 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
54 ; 64-CMP-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f13
55 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
58 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
61 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
63 ; MM32R6-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f14
64 ; MM64R6-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f13
65 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
84 ; 32-CMP-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f14, $f12
85 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
88 ; 64-CMP-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f13, $f12
89 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
92 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
95 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
97 ; MM32R6-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f14, $f12
98 ; MM64R6-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f13, $f12
99 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
118 ; 32-CMP-DAG: cmp.le.s $[[T0:f[0-9]+]], $f14, $f12
119 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
122 ; 64-CMP-DAG: cmp.le.s $[[T0:f[0-9]+]], $f13, $f12
123 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
126 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
129 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
131 ; MM32R6-DAG: cmp.le.s $[[T0:f[0-9]+]], $f14, $f12
132 ; MM64R6-DAG: cmp.le.s $[[T0:f[0-9]+]], $f13, $f12
133 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
152 ; 32-CMP-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f12, $f14
153 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
156 ; 64-CMP-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f12, $f13
157 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
160 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
163 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
165 ; MM32R6-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f12, $f14
166 ; MM64R6-DAG: cmp.lt.s $[[T0:f[0-9]+]], $f12, $f13
167 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
186 ; 32-CMP-DAG: cmp.le.s $[[T0:f[0-9]+]], $f12, $f14
187 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
190 ; 64-CMP-DAG: cmp.le.s $[[T0:f[0-9]+]], $f12, $f13
191 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
194 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
197 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
199 ; MM32R6-DAG: cmp.le.s $[[T0:f[0-9]+]], $f12, $f14
200 ; MM64R6-DAG: cmp.le.s $[[T0:f[0-9]+]], $f12, $f13
201 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
220 ; 32-CMP-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f14
221 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
225 ; 64-CMP-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f13
226 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
230 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
233 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
235 ; MM32R6-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f14
236 ; MM64R6-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f13
237 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
257 ; 32-CMP-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f14
258 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
262 ; 64-CMP-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f13
263 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
267 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
270 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
272 ; MM32R6-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f14
273 ; MM64R6-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f13
274 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
294 ; 32-CMP-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f14
295 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
298 ; 64-CMP-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f13
299 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
302 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
305 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
307 ; MM32R6-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f14
308 ; MM64R6-DAG: cmp.ueq.s $[[T0:f[0-9]+]], $f12, $f13
309 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
328 ; 32-CMP-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f14, $f12
329 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
332 ; 64-CMP-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f13, $f12
333 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
336 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
339 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
341 ; MM32R6-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f14, $f12
342 ; MM64R6-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f13, $f12
343 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
362 ; 32-CMP-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f14, $f12
363 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
366 ; 64-CMP-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f13, $f12
367 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
370 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
373 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
375 ; MM32R6-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f14, $f12
376 ; MM64R6-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f13, $f12
377 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
396 ; 32-CMP-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f12, $f14
397 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
400 ; 64-CMP-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f12, $f13
401 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
404 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
407 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
409 ; MM32R6-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f12, $f14
410 ; MM64R6-DAG: cmp.ult.s $[[T0:f[0-9]+]], $f12, $f13
411 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
430 ; 32-CMP-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f12, $f14
431 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
434 ; 64-CMP-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f12, $f13
435 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
438 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
441 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
443 ; MM32R6-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f12, $f14
444 ; MM64R6-DAG: cmp.ule.s $[[T0:f[0-9]+]], $f12, $f13
445 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
464 ; 32-CMP-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f14
465 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
469 ; 64-CMP-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f13
470 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
474 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
477 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
479 ; MM32R6-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f14
480 ; MM64R6-DAG: cmp.eq.s $[[T0:f[0-9]+]], $f12, $f13
481 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
501 ; 32-CMP-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f14
502 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
505 ; 64-CMP-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f13
506 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
509 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
512 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
514 ; MM32R6-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f14
515 ; MM64R6-DAG: cmp.un.s $[[T0:f[0-9]+]], $f12, $f13
516 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
569 ; 32-CMP-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f14
570 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
573 ; 64-CMP-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f13
574 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
577 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
580 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
582 ; MM32R6-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f14
583 ; MM64R6-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f13
584 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
603 ; 32-CMP-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f14, $f12
604 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
607 ; 64-CMP-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f13, $f12
608 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
611 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
614 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
616 ; MM32R6-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f14, $f12
617 ; MM64R6-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f13, $f12
618 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
637 ; 32-CMP-DAG: cmp.le.d $[[T0:f[0-9]+]], $f14, $f12
638 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
641 ; 64-CMP-DAG: cmp.le.d $[[T0:f[0-9]+]], $f13, $f12
642 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
645 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
648 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
650 ; MM32R6-DAG: cmp.le.d $[[T0:f[0-9]+]], $f14, $f12
651 ; MM64R6-DAG: cmp.le.d $[[T0:f[0-9]+]], $f13, $f12
652 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
671 ; 32-CMP-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f12, $f14
672 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
675 ; 64-CMP-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f12, $f13
676 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
679 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
682 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
684 ; MM32R6-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f12, $f14
685 ; MM64R6-DAG: cmp.lt.d $[[T0:f[0-9]+]], $f12, $f13
686 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
705 ; 32-CMP-DAG: cmp.le.d $[[T0:f[0-9]+]], $f12, $f14
706 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
709 ; 64-CMP-DAG: cmp.le.d $[[T0:f[0-9]+]], $f12, $f13
710 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
713 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
716 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
718 ; MM32R6-DAG: cmp.le.d $[[T0:f[0-9]+]], $f12, $f14
719 ; MM64R6-DAG: cmp.le.d $[[T0:f[0-9]+]], $f12, $f13
720 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
739 ; 32-CMP-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f14
740 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
744 ; 64-CMP-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f13
745 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
749 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
752 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
754 ; MM32R6-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f14
755 ; MM64R6-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f13
756 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
776 ; 32-CMP-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f14
777 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
781 ; 64-CMP-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f13
782 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
786 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
789 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
791 ; MM32R6-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f14
792 ; MM64R6-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f13
793 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
813 ; 32-CMP-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f14
814 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
817 ; 64-CMP-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f13
818 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
821 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
824 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
826 ; MM32R6-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f14
827 ; MM64R6-DAG: cmp.ueq.d $[[T0:f[0-9]+]], $f12, $f13
828 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
847 ; 32-CMP-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f14, $f12
848 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
851 ; 64-CMP-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f13, $f12
852 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
855 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
858 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
860 ; MM32R6-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f14, $f12
861 ; MM64R6-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f13, $f12
862 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
881 ; 32-CMP-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f14, $f12
882 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
885 ; 64-CMP-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f13, $f12
886 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
889 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
892 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
894 ; MM32R6-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f14, $f12
895 ; MM64R6-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f13, $f12
896 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
915 ; 32-CMP-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f12, $f14
916 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
919 ; 64-CMP-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f12, $f13
920 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
923 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
926 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
928 ; MM32R6-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f12, $f14
929 ; MM64R6-DAG: cmp.ult.d $[[T0:f[0-9]+]], $f12, $f13
930 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
949 ; 32-CMP-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f12, $f14
950 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
953 ; 64-CMP-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f12, $f13
954 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
957 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
960 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
962 ; MM32R6-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f12, $f14
963 ; MM64R6-DAG: cmp.ule.d $[[T0:f[0-9]+]], $f12, $f13
964 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
983 ; 32-CMP-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f14
984 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
988 ; 64-CMP-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f13
989 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
993 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
996 ; MM32R3-DAG: movt $[[T1]], $[[T0]], $fcc0
998 ; MM32R6-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f14
999 ; MM64R6-DAG: cmp.eq.d $[[T0:f[0-9]+]], $f12, $f13
1000 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
1020 ; 32-CMP-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f14
1021 ; 32-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
1024 ; 64-CMP-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f13
1025 ; 64-CMP-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
1028 ; MM32R3-DAG: lui $[[T0:[0-9]+]], 0
1031 ; MM32R3-DAG: movf $[[T1]], $[[T0]], $fcc0
1033 ; MM32R6-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f14
1034 ; MM64R6-DAG: cmp.un.d $[[T0:f[0-9]+]], $f12, $f13
1035 ; MMR6-DAG: mfc1 $[[T1:[0-9]+]], $[[T0]]
1065 ; 32-C-DAG: add.s $[[T0:f[0-9]+]], $f14, $f12
1067 ; 32-C-DAG: c.ole.s $[[T0]], $[[T1]]
1070 ; 32-CMP-DAG: add.s $[[T0:f[0-9]+]], $f14, $f12
1072 ; 32-CMP-DAG: cmp.le.s $[[T2:f[0-9]+]], $[[T0]], $[[T1]]
1078 ; 64-C-DAG: add.s $[[T0:f[0-9]+]], $f13, $f12
1080 ; 64-C-DAG: c.ole.s $[[T0]], $[[T1]]
1083 ; 64-CMP-DAG: add.s $[[T0:f[0-9]+]], $f13, $f12
1085 ; 64-CMP-DAG: cmp.le.s $[[T2:f[0-9]+]], $[[T0]], $[[T1]]
1091 ; MM32R3-DAG: add.s $[[T0:f[0-9]+]], $f14, $f12
1094 ; MM32R3-DAG: c.ole.s $[[T0]], $[[T2]]
1097 ; MM32R6-DAG: add.s $[[T0:f[0-9]+]], $f14, $f12
1100 ; MM32R6-DAG: cmp.le.s $[[T3:f[0-9]+]], $[[T0]], $[[T2]]
1105 ; MM64R6-DAG: lui $[[T0:[0-9]+]], %hi(%neg(%gp_rel(bug1_f32)))
1106 ; MM64R6-DAG: daddu $[[T1:[0-9]+]], $[[T0]], $25
1134 ; 32-C-DAG: add.d $[[T0:f[0-9]+]], $f14, $f12
1136 ; 32-C-DAG: c.ole.d $[[T0]], $[[T1]]
1139 ; 32-CMP-DAG: add.d $[[T0:f[0-9]+]], $f14, $f12
1141 ; 32-CMP-DAG: cmp.le.d $[[T2:f[0-9]+]], $[[T0]], $[[T1]]
1147 ; 64-C-DAG: add.d $[[T0:f[0-9]+]], $f13, $f12
1149 ; 64-C-DAG: c.ole.d $[[T0]], $[[T1]]
1152 ; 64-CMP-DAG: add.d $[[T0:f[0-9]+]], $f13, $f12
1154 ; 64-CMP-DAG: cmp.le.d $[[T2:f[0-9]+]], $[[T0]], $[[T1]]
1160 ; MM32R3-DAG: add.d $[[T0:f[0-9]+]], $f14, $f12
1163 ; MM32R3-DAG: c.ole.d $[[T0]], $[[T2]]
1166 ; MM32R6-DAG: add.d $[[T0:f[0-9]+]], $f14, $f12
1169 ; MM32R6-DAG: cmp.le.d $[[T3:f[0-9]+]], $[[T0]], $[[T2]]
1174 ; MM64R6-DAG: lui $[[T0:[0-9]+]], %hi(%neg(%gp_rel(bug1_f64)))
1175 ; MM64R6-DAG: daddu $[[T1:[0-9]+]], $[[T0]], $25