/drivers/gpu/drm/amd/amdgpu/ |
D | vi.c | 700 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in vi_gpu_soft_reset() local 761 srbm_soft_reset = in vi_gpu_soft_reset() 762 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in vi_gpu_soft_reset() 766 srbm_soft_reset = in vi_gpu_soft_reset() 767 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA, 1); in vi_gpu_soft_reset() 770 srbm_soft_reset = in vi_gpu_soft_reset() 771 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1, 1); in vi_gpu_soft_reset() 774 srbm_soft_reset = in vi_gpu_soft_reset() 775 REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_DC, 1); in vi_gpu_soft_reset() 782 srbm_soft_reset = in vi_gpu_soft_reset() [all …]
|
D | cz_ih.c | 378 u32 srbm_soft_reset = 0; in cz_ih_soft_reset() local 383 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in cz_ih_soft_reset() 386 if (srbm_soft_reset) { in cz_ih_soft_reset() 390 tmp |= srbm_soft_reset; in cz_ih_soft_reset() 397 tmp &= ~srbm_soft_reset; in cz_ih_soft_reset()
|
D | iceland_ih.c | 378 u32 srbm_soft_reset = 0; in iceland_ih_soft_reset() local 383 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in iceland_ih_soft_reset() 386 if (srbm_soft_reset) { in iceland_ih_soft_reset() 390 tmp |= srbm_soft_reset; in iceland_ih_soft_reset() 397 tmp &= ~srbm_soft_reset; in iceland_ih_soft_reset()
|
D | tonga_ih.c | 401 u32 srbm_soft_reset = 0; in tonga_ih_soft_reset() local 406 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in tonga_ih_soft_reset() 409 if (srbm_soft_reset) { in tonga_ih_soft_reset() 413 tmp |= srbm_soft_reset; in tonga_ih_soft_reset() 420 tmp &= ~srbm_soft_reset; in tonga_ih_soft_reset()
|
D | cik_ih.c | 402 u32 srbm_soft_reset = 0; in cik_ih_soft_reset() local 406 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_IH_MASK; in cik_ih_soft_reset() 408 if (srbm_soft_reset) { in cik_ih_soft_reset() 412 tmp |= srbm_soft_reset; in cik_ih_soft_reset() 419 tmp &= ~srbm_soft_reset; in cik_ih_soft_reset()
|
D | cik.c | 1161 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in cik_gpu_soft_reset() local 1211 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_GRBM_MASK; in cik_gpu_soft_reset() 1215 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA_MASK; in cik_gpu_soft_reset() 1218 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA1_MASK; in cik_gpu_soft_reset() 1221 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_DC_MASK; in cik_gpu_soft_reset() 1227 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SEM_MASK; in cik_gpu_soft_reset() 1230 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_IH_MASK; in cik_gpu_soft_reset() 1233 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_GRBM_MASK; in cik_gpu_soft_reset() 1236 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_VMC_MASK; in cik_gpu_soft_reset() 1240 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_MC_MASK; in cik_gpu_soft_reset() [all …]
|
D | gmc_v8_0.c | 1187 u32 srbm_soft_reset = 0; in gmc_v8_0_soft_reset() local 1192 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, in gmc_v8_0_soft_reset() 1198 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, in gmc_v8_0_soft_reset() 1202 if (srbm_soft_reset) { in gmc_v8_0_soft_reset() 1212 tmp |= srbm_soft_reset; in gmc_v8_0_soft_reset() 1219 tmp &= ~srbm_soft_reset; in gmc_v8_0_soft_reset()
|
D | gmc_v7_0.c | 1230 u32 srbm_soft_reset = 0; in gmc_v7_0_soft_reset() local 1234 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, in gmc_v7_0_soft_reset() 1240 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, in gmc_v7_0_soft_reset() 1244 if (srbm_soft_reset) { in gmc_v7_0_soft_reset() 1254 tmp |= srbm_soft_reset; in gmc_v7_0_soft_reset() 1261 tmp &= ~srbm_soft_reset; in gmc_v7_0_soft_reset()
|
D | cik_sdma.c | 1119 u32 srbm_soft_reset = 0; in cik_sdma_soft_reset() local 1127 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA_MASK; in cik_sdma_soft_reset() 1133 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA1_MASK; in cik_sdma_soft_reset() 1135 if (srbm_soft_reset) { in cik_sdma_soft_reset() 1139 tmp |= srbm_soft_reset; in cik_sdma_soft_reset() 1146 tmp &= ~srbm_soft_reset; in cik_sdma_soft_reset()
|
D | sdma_v2_4.c | 1130 u32 srbm_soft_reset = 0; in sdma_v2_4_soft_reset() local 1139 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA_MASK; in sdma_v2_4_soft_reset() 1146 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA1_MASK; in sdma_v2_4_soft_reset() 1149 if (srbm_soft_reset) { in sdma_v2_4_soft_reset() 1153 tmp |= srbm_soft_reset; in sdma_v2_4_soft_reset() 1160 tmp &= ~srbm_soft_reset; in sdma_v2_4_soft_reset()
|
D | sdma_v3_0.c | 1292 u32 srbm_soft_reset = 0; in sdma_v3_0_soft_reset() local 1301 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA_MASK; in sdma_v3_0_soft_reset() 1308 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_SDMA1_MASK; in sdma_v3_0_soft_reset() 1311 if (srbm_soft_reset) { in sdma_v3_0_soft_reset() 1315 tmp |= srbm_soft_reset; in sdma_v3_0_soft_reset() 1322 tmp &= ~srbm_soft_reset; in sdma_v3_0_soft_reset()
|
D | gfx_v8_0.c | 4298 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in gfx_v8_0_soft_reset() local 4319 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, in gfx_v8_0_soft_reset() 4332 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, in gfx_v8_0_soft_reset() 4335 if (grbm_soft_reset || srbm_soft_reset) { in gfx_v8_0_soft_reset() 4360 if (srbm_soft_reset) { in gfx_v8_0_soft_reset() 4362 tmp |= srbm_soft_reset; in gfx_v8_0_soft_reset() 4369 tmp &= ~srbm_soft_reset; in gfx_v8_0_soft_reset()
|
D | dce_v8_0.c | 3059 u32 srbm_soft_reset = 0, tmp; in dce_v8_0_soft_reset() local 3063 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_DC_MASK; in dce_v8_0_soft_reset() 3065 if (srbm_soft_reset) { in dce_v8_0_soft_reset() 3069 tmp |= srbm_soft_reset; in dce_v8_0_soft_reset() 3076 tmp &= ~srbm_soft_reset; in dce_v8_0_soft_reset()
|
D | gfx_v7_0.c | 5190 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in gfx_v7_0_soft_reset() local 5207 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_GRBM_MASK; in gfx_v7_0_soft_reset() 5218 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_GRBM_MASK; in gfx_v7_0_soft_reset() 5220 if (grbm_soft_reset || srbm_soft_reset) { in gfx_v7_0_soft_reset() 5249 if (srbm_soft_reset) { in gfx_v7_0_soft_reset() 5251 tmp |= srbm_soft_reset; in gfx_v7_0_soft_reset() 5258 tmp &= ~srbm_soft_reset; in gfx_v7_0_soft_reset()
|
D | dce_v10_0.c | 3124 u32 srbm_soft_reset = 0, tmp; in dce_v10_0_soft_reset() local 3128 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_DC_MASK; in dce_v10_0_soft_reset() 3130 if (srbm_soft_reset) { in dce_v10_0_soft_reset() 3134 tmp |= srbm_soft_reset; in dce_v10_0_soft_reset() 3141 tmp &= ~srbm_soft_reset; in dce_v10_0_soft_reset()
|
D | dce_v11_0.c | 3118 u32 srbm_soft_reset = 0, tmp; in dce_v11_0_soft_reset() local 3122 srbm_soft_reset |= SRBM_SOFT_RESET__SOFT_RESET_DC_MASK; in dce_v11_0_soft_reset() 3124 if (srbm_soft_reset) { in dce_v11_0_soft_reset() 3128 tmp |= srbm_soft_reset; in dce_v11_0_soft_reset() 3135 tmp &= ~srbm_soft_reset; in dce_v11_0_soft_reset()
|
/drivers/gpu/drm/radeon/ |
D | ni.c | 1831 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in cayman_gpu_soft_reset() local 1891 srbm_soft_reset |= SOFT_RESET_GRBM; in cayman_gpu_soft_reset() 1895 srbm_soft_reset |= SOFT_RESET_DMA; in cayman_gpu_soft_reset() 1898 srbm_soft_reset |= SOFT_RESET_DMA1; in cayman_gpu_soft_reset() 1901 srbm_soft_reset |= SOFT_RESET_DC; in cayman_gpu_soft_reset() 1904 srbm_soft_reset |= SOFT_RESET_RLC; in cayman_gpu_soft_reset() 1907 srbm_soft_reset |= SOFT_RESET_SEM; in cayman_gpu_soft_reset() 1910 srbm_soft_reset |= SOFT_RESET_IH; in cayman_gpu_soft_reset() 1913 srbm_soft_reset |= SOFT_RESET_GRBM; in cayman_gpu_soft_reset() 1916 srbm_soft_reset |= SOFT_RESET_VMC; in cayman_gpu_soft_reset() [all …]
|
D | r600.c | 1680 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in r600_gpu_soft_reset() local 1746 srbm_soft_reset |= S_000E60_SOFT_RESET_GRBM(1); in r600_gpu_soft_reset() 1751 srbm_soft_reset |= RV770_SOFT_RESET_DMA; in r600_gpu_soft_reset() 1753 srbm_soft_reset |= SOFT_RESET_DMA; in r600_gpu_soft_reset() 1757 srbm_soft_reset |= S_000E60_SOFT_RESET_RLC(1); in r600_gpu_soft_reset() 1760 srbm_soft_reset |= S_000E60_SOFT_RESET_SEM(1); in r600_gpu_soft_reset() 1763 srbm_soft_reset |= S_000E60_SOFT_RESET_IH(1); in r600_gpu_soft_reset() 1766 srbm_soft_reset |= S_000E60_SOFT_RESET_GRBM(1); in r600_gpu_soft_reset() 1770 srbm_soft_reset |= S_000E60_SOFT_RESET_MC(1); in r600_gpu_soft_reset() 1774 srbm_soft_reset |= S_000E60_SOFT_RESET_VMC(1); in r600_gpu_soft_reset() [all …]
|
D | evergreen.c | 3986 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in evergreen_gpu_soft_reset() local 4031 srbm_soft_reset |= SOFT_RESET_GRBM; in evergreen_gpu_soft_reset() 4035 srbm_soft_reset |= SOFT_RESET_DMA; in evergreen_gpu_soft_reset() 4038 srbm_soft_reset |= SOFT_RESET_DC; in evergreen_gpu_soft_reset() 4041 srbm_soft_reset |= SOFT_RESET_RLC; in evergreen_gpu_soft_reset() 4044 srbm_soft_reset |= SOFT_RESET_SEM; in evergreen_gpu_soft_reset() 4047 srbm_soft_reset |= SOFT_RESET_IH; in evergreen_gpu_soft_reset() 4050 srbm_soft_reset |= SOFT_RESET_GRBM; in evergreen_gpu_soft_reset() 4053 srbm_soft_reset |= SOFT_RESET_VMC; in evergreen_gpu_soft_reset() 4057 srbm_soft_reset |= SOFT_RESET_MC; in evergreen_gpu_soft_reset() [all …]
|
D | si.c | 3855 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in si_gpu_soft_reset() local 3917 srbm_soft_reset |= SOFT_RESET_GRBM; in si_gpu_soft_reset() 3921 srbm_soft_reset |= SOFT_RESET_DMA; in si_gpu_soft_reset() 3924 srbm_soft_reset |= SOFT_RESET_DMA1; in si_gpu_soft_reset() 3927 srbm_soft_reset |= SOFT_RESET_DC; in si_gpu_soft_reset() 3933 srbm_soft_reset |= SOFT_RESET_SEM; in si_gpu_soft_reset() 3936 srbm_soft_reset |= SOFT_RESET_IH; in si_gpu_soft_reset() 3939 srbm_soft_reset |= SOFT_RESET_GRBM; in si_gpu_soft_reset() 3942 srbm_soft_reset |= SOFT_RESET_VMC; in si_gpu_soft_reset() 3945 srbm_soft_reset |= SOFT_RESET_MC; in si_gpu_soft_reset() [all …]
|
D | cik.c | 5311 u32 grbm_soft_reset = 0, srbm_soft_reset = 0; in cik_gpu_soft_reset() local 5362 srbm_soft_reset |= SOFT_RESET_GRBM; in cik_gpu_soft_reset() 5366 srbm_soft_reset |= SOFT_RESET_SDMA; in cik_gpu_soft_reset() 5369 srbm_soft_reset |= SOFT_RESET_SDMA1; in cik_gpu_soft_reset() 5372 srbm_soft_reset |= SOFT_RESET_DC; in cik_gpu_soft_reset() 5378 srbm_soft_reset |= SOFT_RESET_SEM; in cik_gpu_soft_reset() 5381 srbm_soft_reset |= SOFT_RESET_IH; in cik_gpu_soft_reset() 5384 srbm_soft_reset |= SOFT_RESET_GRBM; in cik_gpu_soft_reset() 5387 srbm_soft_reset |= SOFT_RESET_VMC; in cik_gpu_soft_reset() 5391 srbm_soft_reset |= SOFT_RESET_MC; in cik_gpu_soft_reset() [all …]
|